You are on page 1of 34

CHASIS CTL-AA

Contenido
1.2.3.4.5.6.7.8.9.10.-

Especificaciones tcnicas
Facilidades de conexin
Instrucciones mecnicas
Instrucciones de seguridad
Dibujo del circuito impreso
Diagrama elctrico
Descripcin del circuito
Ajustes elctricos
Listado de abreviaturas
Listado de piezas de recambio

Pgina
3
4
5
6
7
9
18
28
31
32

1.- Especificaciones tcnicas


CHASSIS CTL-AA
Corriente de la red
Consumo de energa con 220V~
Impedancia de entrada antena TV
Entrada mnima de antena VHF
Entrada mnima de antena UHF
Entrada mxima de antena VHF/UHF
Margen de captacin sincr. Color
Margen de captacin sincr. Horizontal
Margen de captacin sincr. Vertical

: 220 - 240 V 10% AC; 50 Hz (5%)


: 55 W
: 75 ? ?
- coax.
: 30 V
: 40 V
: 180 mV
: 300 Hz
: 600 Hz
: 5 Hz

Modelo de pantalla
Tamao de pantalla
Resolucin
Luminosidad
Contraste
ngulo de visin Horizontal
ngulo de visin Vertical

:
:
:
:
:
:
:

LC201V02
20
640x480 pixels
450 nits
350:1
176
176

V201V1-T01
20.1
640x480 pixels
450 nits
450:1
80/80
75/65

: Estereo: 2x8? ?
2x3W (21), 2x5 W (21" Real Flat)
NICAM / A2 / Spatial Stereo / AVL
Sistemas TV

: PAL / SECAM / NTSC (SCART)


DK / BG / I / L / L

Indicaciones

: Indicacin en pantalla (OSD) y men


: 1 LED rojo. Tenue encendido,
brillante en stand by,
intermitente con mando a distancia.

Programa VCR

:0

Sistema operativo y sintonizador

: PLL

UV1316A (PLL)

: VHFa
: VHFb
: UHF

Funciones de manejo local

: Vol +/-, Prog +/-, Menu.

: 48 - 168 MHz
: 175 - 447 MHz
: 455 - 855 MHz

2.- Facilidades de conexin


Conexiones traseras:
Euroconector (EXT1):
1
2
3
4
5
6
7
8
9
10
11

Audio R
Audio R
Audio L
Audio
Azul
Audio L
Azul
Estatus CVBS 1
Verde
Verde

(0V5 RMS @ 1 kO)


(0V2 - 2V RMS @ 10 kO)
(0V5 RMS @ 1 kO)
(0V2 - 2V RMS @ 10 kO)
(0V7pp @ 75 O)
(0-2V int., 10-12 V ext.)
(0V7pp @ 75 O)

12
13
14
15
16

Rojo
Rojo
Estatus RGB

17
18
19
20
21

CVBS
CVBS
CVBS
CVBS
Apantallado

9
10
11
12
13
14
15

Alimentacin
Masa
Masa
DDC_SDA
Sincrona H
Sincrona V
DDC_SCL

(0V7pp @ 75 O)
(0-V4 int.)
(1-3V ext. @ 75 O)
(1 Vpp @ 75 O)
(1 Vpp @ 75 O)

Salida Audio (Cinch):


1 - Audio L
2 - Audio R

(0V5 RMS @ 1 kO)


(0V5 RMS @ 1 kO)

1
2
3
4

(1 Vpp @ 75 O)
(0V3pp @ 75 O)

S-VHS:
-

Y
C
Y
C

Entrada Audio / Video 2 (Cinch):


1 - CVBS
2 - Audio L
3 - Audio R

(1 Vpp @ 75 O)
(0V5 RMS @ 10 kO)
(0V5 RMS @ 10 kO)

Entrada Audio PC (Mini Jack):


1 - Audio L
2 - Audio R

(0V5 RMS @ 10 kO)


(0V5 RMS @ 10 kO)

Entrada PC (VGA):
1
2
3
4
5
6
7
8

Rojo
Verde
Azul
Masa
Masa
Rojo
Verde
Azul

(0V7pp @ 75 O)
(0V7pp @ 75 O)
(0V7pp @ 75 O)

(+5 V DC)
(datos DDC)
(0 - 5 V)
(0 - 5 V)
(reloj DDC)

Conexiones laterales:
S-VHS:
1
2
3
4

Y
C
Y
C

(1 Vpp @ 75 O)
(0V3pp @ 75 O)

Entrada Audio / Video 3 (Cinch):


1 - CVBS
2 - Audio L
3 - Audio R

Salida Auriculares (Mini Jack):


(1 Vpp @ 75 O)
(0V5 RMS @ 10 kO)
(0V5 RMS @ 10 kO)

Stereo: 2x25mW @ 32 O 3,5mm .

3.- Instrucciones mecnicas


Para desmontar el televisor deberemos seguir los pasos mostrados en las siguientes figuras:

Realizar presin en la direccin que indican las flechas para retirar la


tapa que oculta los tornillos del pie de apoyo del televisor.

Se deben localizar todos los tornillos del aparato (marcados en rojo). Para
retirar el pie se debe posicionar el aparato en posicin horizontal sobre
algn material que evite rayar o marcar la pantalla (p.e. espuma)

Una vez retirada la tapa se observa una tapa protectora del PCB
principal. Se debe retirar quitando los tres tornillos indicados.

Se debe identificar cada uno de los PCBs del aparato:

Detalle del anclaje del cable de red, es muy importante dejarlo en la


posicin original una vez realizada la reparacin.

1.
2.
3.
4.
5.

PCB Principal
Fuente de alimentacin
Conexin A/V lateral
Teclado local y interruptor
Amplificador de audio

4.- Instrucciones de seguridad y mantenimiento.


Se deben seguir ciertas normas de seguridad durante la reparacin de un CTL-AA:
o Se debe conectar el televisor a la red elctrica a travs de un aislador.
o Los componentes de seguridad indicados por el smbolo
solo pueden ser sustituidos por otros idnticos o los aconsejados por
el fabricante. En caso contrario se incrementa el riesgo de fuego o el peligro de electrocucin.
Para garantizar el cumplimiento de las normas de seguridad, una vez reparado el televisor se debe dejar todos los componentes en su
posicin original. Se prestar particular atencin en los siguientes puntos:
o Colocar los cables tal y como estaban antes de abrir la tapa.
o Comprobar el aislamiento del cable de red para evitar electrocuciones.
o Comprobar el anclaje del cable de red asegurndose que cumple su cometido.
o Comprobar la resistencia de aislamiento entre el cable de red y la masa del tuner (debera de estar entre 4.5M? y 12 M? , circuito
abierto).
o Comprobar que la tapa ha sido correctamente colocada.
Los circuitos integrados y los semiconductores son susceptibles a ESD. Una manipulacin indebida podra hacer que los componentes
fueran daados. Para manipular los C.I. o los semiconductores, debemos asegurarnos de tomar precauciones frente a ESD (utilizar
muequeras, tapetes, tobilleras, etc)
Nunca se deben reemplazar componentes o mdulos con el aparato conectado a la red elctrica.
Mientras ajuste el televisor, utilice preferentemente herramientas de plstico. Esto evita cortocircuitos y el peligro de que un circuito sea
inestable.

1
3

5
7
6

4
2
1260

1501

CHIMEI
V201V1
CON 50PINS

LG-PHILIPS
LC201V2
CON 41PINS

1509

---

YES

5609

---

IND 60 100MHz

5610

IND 60 100MHz

---

5802

0R05

---

7815

---

MC78M12CDT

RES
RES

PT4

Men
PT5

RES

PT3

3917*0

PT2

RES

V+

3910*0
3916*0 3915*0

P-

V-

B2B-PH-K-S

PT1

3918*0

P+

100R
3911*0
100R
PT39

3912*0
100R
3913*0
100R
3914*0
100R

SVHS
6
7
5

1932*0
T 2.5 A H

1963*0

2
4
3
1

VCC5
2906*0
100U

1000U
2901*0

R
3973*0
1900*0

2900*0
2200U
2907*0
33U

1000U
2902*0

560R

L
VCC5

1901*0

100U
2970*0

3970*0
3975*0 100R
1K

VCC5
3971*0
1K

7.- Descripcin del circuito


El Chasis CTL-AA usa dos microcontroladores: Ultimate One Chip III UOCIII (IC 7005) y PW1306 (IC 7600). Los dos microcontroladores
se comunican entre ellos por medio de un protocolo de comunicaciones (ver cap. 7.3.3).
El programa especfico del UOCIII est grabado en una Rom interna y el programa especfico del PW1306 est grabado en una memoria
flash (IC 7700).
El microcontrolador UOCIII realiza todas las funciones especficas del televisor: Sintona, procesado de video, procesado de audio, gestin
de los datos pertenecientes a UOCIII en la EEPROM (IC 7002), procesado de los comandos I2C enviados por PW1306, informacin al PW
de cambios de datos o estado del UOCIII mediante una interrupcin y 1 men para Service (ver cap. 8).
El microcontrolador PW1306 realiza las siguientes funciones: Control del escalado de la seal de RGB proveniente del UOCIII o de la
entrada de PC (reescalndola a las caractersticas de la pantalla), recepcin del control remoto, control del teclado local, gestin de los
datos pertenecientes a PW, informar a UOC de las acciones a realizar por medio de mensajes I2C, lectura de datos del UOC para
actualizar el OSD por medio de comandos I2C y otro para Service (ver cap. 8).

7.1 PROCESADO DE LA IMAGEN


7.1.1.-Deteccin de FI de vdeo (IC7005 esquema A)
El UOCIII tiene un demodulador PLL de FI que no necesita ajuste. El sonido y la imagen entran separados en el procesador. La imagen
entra por la entrada de FI (pins 24,25). El sonido entra por la entrada SIF (pins 29,30) (ver cap 7.2).
La seal de FI que viene del pin 11 de selector (1004) es filtrada por dos SAW FILTER (1001, 1002). En este punto la imagen y el sonido
son separados. El SAW FILTER 1001 hace el filtrado de la imagen. La seal resultante viene aplicada al detector de VFI del IC 7005 (pins
24, 25). El paso-banda caracterstico viene determinado por el saw filter (Resonador de ondas superficiales).
Una frecuencia de 38,9 MHz se utiliza para PAL-B/G y SECAM-L y la otra en 33,4 MHz se utiliza para SECAM-L'. La frecuencia de FI es
cambiada automticamente por el microcontrolador dependiendo del sistema (33,4 MHz para el SECAM-L' o 38,90 MHz para el resto de
sistemas).
Las seales de la FI en SECAM-L' solamente estn presentes en la banda I de VHF.
Demodulador PLL (pins 41, 10, 11): La seal de FI es demodulada con ayuda de un detector PLL (bucle enganchado en fase), el cual se
usa para recuperar la portadora de referencia. El PLL tiene el filtro del bucle en pin 41 y se calibra con el cristal del micro (pins 10, 11). No
necesita ningn ajuste.
La demodulacin se realiza multiplicando la seal de FI por la frecuencia portadora de croma.
CAG(pin 31): La tensin de CAG retardada (pin 31) se aplica al pin 1 del selector y puede ajustarse mediante el microcontrolador (ver cap.
8.3). La constante de tiempo del CAG (AGC) viene fijada internamente y puede ser ms pequea para la modulacin negativa, porque el
IC 7015 reduce la corriente del CAG, de este modo el condensador 2017 del CAG es ms pequeo y es necesaria la resistencia en serie
3020. Para la sobrecarga de la FI al cambiar a una entrada de alta seal, se coloca el diodo 6020 en paralelo.
Salida de vdeo (pin 43,48): La seal de CVBS de una amplitud nominal (incluyendo sincronismos) de 2,5 Vpp, contiene asimismo la seal
de la portadora de sonido en FM.

7.1.2.- Procesador de video (IC7005 esquema A)


El procesador de vdeo es totalmente interno, y est controlado a travs del bus I2C interno. El control se realiza escribiendo a los diversos
registros internos. El estado del procesador puede ser controlado leyendo los registros de estado y as determinar las acciones a realizar.

Primero coge la seal video procedente de la FI o bien de una de las tres entradas externas que admite (ver cap 7.4), para extraer la
luminancia (Y) por medio de una trampa de croma interna, retardarla y procesarla. Circuito expansor de negro: La seal de luminancia (Y)
pasa por un circuito expansor de negro, que aumenta el contraste de las zonas oscuras de la pantalla dependiendo si la seal de video as
lo requiere.

7.1.3.- Decodificador de croma (IC7005 esquema A)


Este circuito (tambin interno), est controlado por I2C y realiza la funcin de decodificador automtico para los sistemas PAL y NTSC.
ACC y filtro de croma: La seal de vdeo se dirige al filtro pasa banda de croma a travs de un amplificador de ganancia variable
controlado por los circuitos ACC y ACL.
El circuito ACC detecta slo la amplitud del burst y tiene un rango dinmico de 26dB. El circuito ACL tambin detecta amplitud de la croma,
y se activa cuando la relacin croma / burst es superior a 3. Con ello se asegura que la croma que entra al filtro se limita en amplitud.
Oscilador de croma: El oscilador de croma est controlado digitalmente a partir de un PLL que opera durante el periodo de burst. La
frecuencia se obtiene a partir del oscilador de cristal (1679) y se sincroniza en fase respecto al burst. La conmutacin de frecuencia
(3,579MHz o 4,433MHz) entre sistemas se realiza por I2C. El control del tono del color (slo para seales NTSC) vara las fases (H0, H90)
entre -40 y +40 tambin por I2C.
Deteccin de seales PAL/NTSC: La seales B-Y/R-Y (U/V) se obtienen de la croma mediante los circuitos
detectores de B-Y y R-Y respectivamente, que utilizan la frecuencia del burst desfasada 90 para B-Y o 0 para R-Y (0/180 en sistema
PAL). A continuacin las seales se filtran y pasan por la lnea de retardo de croma que tambin es interna.
Controles de imagen (Brillo, contraste, color y definicin): Estos controles se realizan va el bus I2C interno.
Estos controles pueden ser modificados en el IC7600 que realiza una mejora en la calidad de imagen ?? (ver cap. ).

7.1.4.-Procesador RGB (IC7005 esquema A)


Las seal Y procedente del procesador de video y las seales UV procedentes del decodificador de croma van al IC7009 (ver 7.1.5) y
vuelven al IC7005 mejoradas.
En caso de seleccionar entradas RGB procedentes del Euroconector (ver esquema B y cap. 7.4), stas se convierten previamente en
seales YUV y tambin pasan por el IC7009 para ser mejoradas.
Entradas externas de RGB (pins 78, 79 y 80): Las entradas RGB procedentes del Euroconector (ver esquema B y cap. 7.4) estn
acopladas en AC (C2056 / 52 / 50) y se convierten internamente en seales YUV. Se conmutan con las seales internas de YUV mediante
la seal de fast blanking.
Matrizado: A continuacin, las seales de YUV se convierten en R-Y, G-Y y B-Y en el circuito interno de matrizado. El control de saturacin
es regulado a travs del bus I2C interno.
Sumador RGB: Las seales RGB se obtienen en este circuito sumando R-Y, G-Y y B-Y (de la matriz) con Y (del expansor de negro).
Las seales del TXT se insertan internamente a las seales RGB. El Fast Blanking usado tambin es interno.
Las seales RGB salen por los pins 85, 86 y 87 del IC 7005 (ver cap. 7.1.6)

7.1.5.-Mejora de la calidad de imagen (IC 7009 esquema A)


El IC 7009 es el integrado encargado de realizar una mejora en la calidad del seal YUV del IC 7600 para tener una ptima calidad de
imagen.
Las seales YUV procedente del IC 7005 (pins 74,75 y 76) son inyectadas en el IC 7009 (pins 6,8 y 9). Para el procesado de la seal se
necesita la seal de sandcastle (pin 65 del IC 7005) que se inyecta en el pin 1 IC 7009.
El IC 7009 realiza un procesado de estas seales aplicndoles , realizando procesado del vector de luminancia, procesado del vector de
color, procesado del espectro de la seal y procesado del ruido de la seal.

Una vez procesadas las seales YUV de salida del IC 7009 (pins 19, 17 y 16) son otra vez inyectadas las entradas YUV del IC7005 (pins
72, 71 y 70). A su vez estas seales son transformadas internamente a seal RGB y estn disponibles a la salida del IC 7005 (pins 85, 86
y 87).

7.1.6.-Interfaz de imagen entre UOCIII PW1306 (IC 7005 esquema A e IC 7600 esquema
F)
El interfaz de video esta compuesto por cinco seales, las tres componentes de RGB, la seal de sincronismo horizontal (pin 67), la seal
de sincronismo vertical (pin 22).
Seales RGB: En las salidas RGB del IC 7005 (pins 85,86 y 87) se aplican los filtros antialising que estn despus de los transistores
T7401, T7404 y T7406 (esquema D) y son inyectadas en las entradas de RGB (pins 5,11 y 14) del IC 7301 (esquema C), que conmuta
entre la RGB proveniente del IC 7005 y la proveniente de la entrada de PC (conector VGA 1300). Las salidas RGB del IC 7301 (pins 7,9 y
12) son inyectadas a las entradas del IC 7600 (pins 37,43 y 50 esquema F) para su reescalado y posterior visualizacin en la pantalla.
El nivel ptimo de la seal RGB a la entrada del IC 7600 es de 0,7 Vpp.
Sincronismos: La seal de sincronismo horizontal sale por pin 67 del IC 7005 y va al pin 65 del IC 7600 y la seal de sincronismo vertical
sale por pin 22 del IC 7005 y va al pin 64 del IC 7600.

7.1.7.-Visualizacin de la imagen (IC 7600 esquema F)


PW1306 es el encargado de generar las seales RGB y Fast blanking para el OSD. Estas seales son internamente insertadas a la seal
RGB de salida.
PW1306 es capaz de soportar diferentes tipos de paneles y resoluciones. Puede soportar paneles TTL o LVDS con una resolucin de
hasta SXGA (1280x1024 pxeles).
PW1306 da 4 bits de informacin de sincronismo. Estas seales de control permiten controlar la electrnica interna del panel para una
correcta visualizacin y control de la pantalla.
La seal de salida se encuentra en los siguientes pines:

PW1306 pin
106
103
102
101
98
97
94
93
92
91
90
89
88
87

nombre
DLCK
DEN
DHS
DVS
DRE(0)
DRE(1)
DRE(2)
DRE(3)
DRE(4)
DRE(5)
DRE(6)
DRE(7)
DGE(0)
DGE(1)

PW1306 pin
86
85
82
81
80
79
78
77
74
73
71
70
67
66

nombre
DGE(2)
DGE(3)
DGE(4)
DGE(5)
DGE(6)
DGE(7)
DBE(0)
DBE(1)
DBE(2)
DBE(3)
DBE(4)
DBE(5)
DBE(6)
DBE(7)

Dependiendo de la pantalla la frecuencia de la seal RGB de salida puede ir des de lo 25MHz hasta 85Mhz. La seal es filtrada antes de
ser enviada a la pantalla a travs de un filtro LC para evitar radiaciones electromagnticas. Despus del filtrado de la seal esta es enviada
a la pantalla en caso de pantallas TTL o al IC LVDS (7500) en caso de pantallas LVDS.

7.2.- PROCESADO DEL SONIDO


El procesado de audio en el UOCIII est divido en dos partes, una analgica y otra digital y es completamente interno..
En la parte analgica se realiza el filtraje de la FI.
Para el audio en banda base existe un conmutador analgico que permite conectar diferentes seales de audio al sistema. El interfaz a la
parte digital se hace internamente va una interconexin analgica. La seal de SIF que proviene de la seccin de FI es inyectada en el
bloque de procesado de audio digital. Un convertidor A/D de 10 bits con una frecuencia del muestreo de 24.576MHz hace la conversin
digital de la SIF (segunda entrada sonido FI).
El bloque de procesado digital de sonido de UOCIII consiste en principalmente un demodulador / decodificador digital para todos los
estndares definidos de la TV y el procesado post audio. Las seales audio procesadas se derivan a dos DAC estreos internos
(izquierda/derecha).

7.2.1- Deteccin FI de sonido (SFI) (IC7005 esquema A)


Entradas SIF (pin 29, 30): La seal SIF se obtiene filtrando la seal de IF que viene del pin 11 del sintonizador (1004) a travs del SAW
FILTER (1002).
La frecuencia de FI es cambiada conmutando el SAW FILTER entre 33,4MHz para el SECAM-L' y 38,90MHz para el resto de sistemas.
Dicho filtro tiene su entrada por pin 1 y se conmuta por el pin 2 por medio de la seal SAW_SW que procede del pin 123 del
microcontrolador (IC 7005) y pasa por el transistor T 7007.
El paso de la seal de audio al interno del IC depender del tipo de audio a decodificar. Las seales moduladas en FM pasarn
directamente a la parte digital del IC. Mientras que tanto las seales moduladas en AM y las entradas externas pasan a travs de la parte
analgica del IC.

CAG, ADC: La seal SIF pasa a travs de un circuito de CAG (control automtico ganancia) y luego se digitaliza a 10 bits con un ADC
(conversor analgico digital) trabajando a 24.576MHz. La ganancia del amplificador de CAG se controla desde la salida del ADC.
Demodulacin NICAM: La seal NICAM se transmite modulada en DQPSK a una velocidad de 728 Kbits/s. El demodulador NICAM realiza
la demodulacin DQPSK y entrega la trama de bits resultante y la seal de reloj al decodificador NICAM. Hay un bucle temporizado para
controlar la frecuencia del oscilador de cristal para mantener enganchada la velocidad de muestreo del decodificador NICAM: Este
integrado realiza todas las funciones de decodificacin, de acuerdo con las normas "EBU NICAM 728 specification".
Demodulacin FM: la seal FM llega al demodulador a travs de un filtro pasa banda. Si es estreo o dual A2, el decodificador obtiene el
canal izquierdo y derecho de las portadoras demoduladas.
Oscilador (pins 10,11): El circuito del oscilador de cristal est totalmente integrado, excepto el propio cristal de 24.576MHz que es externo.
La funcin estreo est controlada totalmente por el UOCIII va bus I2C interno. El IC lee la informacin de estado que est en un grupo de
registro de estado para determinar que accin hay que ejecutar. Tambin escribe datos sobre otros registros.
Procesador de audio: Despus de la demodulacin, se selecciona la seal (FM, A2 o NICAM) y se procesa de acuerdo con el control que
hace el IC. Permite el control de volumen, balance, tono (graves y agudos), el nivel de volumen automtico (AVL), ecualizacin y las
funciones de seudo estreo y sonido espacial. As como el forzado a sonido mono, estreo, intercambio de canales con seales DUAL
(canal 1 y canal 2).

7.2.2.-Salidas de audio (IC7005 esquema A)


Salidas de audio (pins 60 y 61): Despus del control de volumen (por I2C) y su procesado por parte del procesador de audio las salidas de
audio derecho e izquierdo (MAIN R, MAIN L) se introducen a las entradas IN+ (pins 1 y 9) del amplificador de salida IC 7187 (Esquema I).
Salida de auriculares (pins 62 y 63): Para la gestin de estas salidas se utiliza el integrado TDA1308 (IC7200 esquema B). Estas salidas
son independientes de las salidas de altavoces y tienen controles de volumen y balance separados.
Las salidas para conexiones a equipos externos estn explicadas en el captulo 7.4.1

7.2.3.-Amplificador de sonido (IC7900 esquema I)


El amplificador de sonido utilizado en esta aplicacin es el TDA1517( IC7900). Este consiste en dos amplificadores idnticos con entrada
diferencial. Este dispositivo es usado con configuracin BTL (Bridge Tied Load). La ganancia de cada amplificador esta fijada a 20 dB.
VCC_POWERSO (pin 6): La alimentacin Vcc sale de los +16V de la fuente de alimentacin, llega al panel principal por el conector 1803
(esquema H) sale por el conector 1216 (esquema B) para dirigirse al pin 6 del conector 1902 del panelito.
Alimentacin SVR (pin 2): El IC crea internamente otra alimentacin en pin 2 (SVR), que es la mitad de Vcc, desacoplndola con un
condensador de 100uF(C2906).
MUTE (pin 7): Esta entrada est controlada por la seal de mute que sale del uC (pin 122, IC 7005 esquema A) y es invertida por T7213
(esquema B). Los diodos 6211, 6212 y 6214 evitan ruidos (plops) durante las transiciones del TV (por ejemplo ON/OFF).
El IC hace mute cuando 2.5 V < Vmode < Vcc. El mute se usa cuando se corta el sonido, no hay seal de antena, bsqueda de canales,
cambio de programa, etc.).
En el modo de funcionamiento normal Vmode < 0.5V. La salida de sonido est presente.

7.3.- MICROCONTROLADORES
El sistema incluye dos microcontroladores uno en el UOCIII (IC7005 esquema A) y otro en el PW1306 (IC 7600 esquema F) cada uno de
los cuales realizan una funcin especfica en el sistema.
Para sincronizar todo el sistema es necesario la correcta comunicacin entre los dos microcontroladores ya que es necesario que los datos
estn actualizados en cada instante. Hay un protocolo de comunicaciones via bus I2C que viene explicado en el captulo 7.3.3.

7.3.1.- UOCIII (IC7005 esquema A)


El UOCIII es el encargado de realizar todas las funciones especficas de un televisor:
Procesado seal RF.
Procesado seal de vdeo.
Procesado seal de audio.
Captura y gestin del teletexto.
Gestin de los datos de sistema almacenados en la memoria no voltil (EEPROM).
Procesado de los comandos I2C enviado por el PW.
Generacin de una interrupcin hacia PW cada vez que hay un cambio de estado en el UOCIII.
Decodificar el teclado local (en algunos modelos).

7.3.1.1.-Sintonizacin
La sintonizacin es por sintetizacin de frecuencia (PLL).
La sintona y la conmutacin de bandas se controlan totalmente por el bus I2C, que est implementado entre los pins 109 y 108 del uC y
los pins 4, 5 del selector (pos 1004). En el pin 9 del selector hay una alimentacin adicional de 33V, estabilizada por el zener BZX284 (pos
6001).

7.3.1.2.- Teletexto
El UOCIII contiene todo el firmware necesario para la captura y visualizacin del teletexto. Este teletexto puede almacenar hasta 10
pginas.
El teletexto incluye las siguientes funciones: on/off, informacin oculta, parada de pgina, cancelacin temporal, reloj, subcdigo, zoom, ,
ndice, indicadores de pginas coloreadas, pgina +/-, paquete de extensin de caracteres, identificador de emisora y pgina inicial.

7.3.1.3.-Teclado local (pin 120) (en algunos modelos)


En los modelos en que el teclado de control (1910/14 esquema I) est controlada por el IC7005, va montado el conector 1916 y las
resistencias R3915/16/17/18. No va montado el conector 1915 ni el IC 7403 del esquema D.
Cuando las teclas de control no estn activadas la tensin de pin 120 es 3V3. Cuando son accionadas las diferentes teclas de control
hacen de divisor de tensin con las resistencias R3915/16/17/18, bajando la tensin en el pin 120. Se crean varios niveles de tensin, uno
para cada tecla, con los que el IC 7005 reconoce cual es la tecla accionada.

7.3.1.4.- Descripcin de los pines principales del micro del UOCIII


-

Buses I2C: El microcontrolador dispone de dos buses I2C. El primero (pines 98 y 99) es dedicado a la comunicacin con la
memoria EEPROM del sistema (IC 7002) y el segundo (pines 109 y 108) es dedicado a la comunicacin con PW1306 y con los
dispositivos controlados por el UOC, tanto los internos (croma, audio, etc.) como los externos (Sintonizador , IC 7009).
Oscilador (pines 10, 11): El oscilador es de 24.576Mhz. Est basado en un cristal (1000) conectado a los pines 10 y 11 del
microcontrolador.
Mute (pin 122): Este pin se utiliza para el control de mute del amplificador de sonido (ver cap. 7.2.3).
Salida L/L' (pin 123): Este pin se usa para realizar la conmutacin del filtro de sonido QSS. Este pin est a nivel alto para el
sistema L' (ver cap. 7.2.1).
INT/EXT (pin 115): El pin Internal/External es un conversor analgico digital. Cuando se aplica una tensin superior a 4.5V el
microcontrolador conmutara a vdeo y audio externo. Dependiendo del nivel de tensin aplicado en el pin 8 del scart (1206
Esquema I) el modo de imagen ser de 4:3 o 16:9 (0V-2V RF interno, 4.5V-7V externo 16:9V y 9.5-12V externo 4:3).
ON_OFF (pin 107): Cuando este pin conmuta a nivel bajo, el receptor pasa a la funcin de espera (stand by). Al entrar en este
modo se elimina la tensin de + 5V y el microcontrolador desconecta una serie de bloques internos para consumir menos
potencia.
KEYB (pin 120): Este pin se usa en algunos modelos como entrada del teclado (ver cap. 7.3.1.3)

7.3.1.5.- Alimentaciones
El IC 7005 necesita tres tensiones diferentes (1.8V, 3.3V y 5V) que estn distribuidos segn la tabla siguiente.

Nombre
VDDA
VDDP
VDDC
VP
VREF_POS_LSL
VREF_NEG_LSL+HPL
VREF_POS_LSR+HPR
VREF_NEG_HPL+HPR
VREF_POS_HPR
VREFAD
VCC

Pin(es)
4, 94, 88
110
3,100,117,124
15, 47,82
5
6
7
8
9
91
45

Funcin
3.3V analgico
3.3V analgico
1.8V digital
5V analgico
3.3V referencia ADC
Masa referencia ADC
3.3V referencia ADC
Masa referencia ADC
3.3V referencia ADC
3.3V referencia audio ADC
5V analgico

Cuando el televisor entra en modo stand-by la tensin de 5V analgica se desaparece al poner la seal ON_OFF (pin 107 IC 7005) a
masa.

7.3.2.- PW1306 (IC 7600 esquema F)


El PW1306 es el encargado de realizar el display de la seal RGB proveniente de UOCIII o la entrada PC y realiza las siguientes
funciones:
-

Escalar la seal RGB a las caractersticas de la pantalla a la se conecta el televisor.


Es el responsable del dibujo y gestin del OSD en pantalla.
Decodificar el teclado local (en algunos modelos) y el control remoto.
Gestionar los datos de sistema relacionados con el display dentro de la memoria no voltil EEPROM (IC7002 esquema A).
Enviar comandos via I2C al UOCIII (IC7005 esquema A) para controlar las acciones del televisor (cambio de programa, inicio
sintona, etc.).
Leer el estado del televisor via I2C de UOCIII para el correcto display del OSD.
Gestionar la interrupcin generada por UOCIII cuando hay un cambio en el sistema.

7.3.2.1.- Control remoto


Las ordenes transmitidas por el control remoto se reciben va infrarrojos (1970 esquema I) y se introducen al IC 7600 (pin 204) para su
decodificacin.

7.3.2.2.- LED
La corriente que llega al led (6970 esquema I) sale del pin 56 del IC 7600 y depende del modo de funcionamiento del TV. Cuando el TV
est en standby la corriente es ms elevada (brilla ms) que cuando de TV est en funcionamiento normal.
Cuando el TV recibe la seal desde el control remoto el LED se enciende y se apaga de modo intermitente.

7.3.2.3.-Teclado local (en algunos modelos)


En los modelos en que el teclado de control (1910/14 esquema I) est controlada por el IC7600, va montado el conector 1915 y el IC
7403 del esquema D. No va montado el conector 1916 ni las resistencias R3915/16/17/18.
La botonera esta conectada, a travs del conector 1915 y conector 1400 (esquema D) a un buffer octal triestado IC 7403. Cada una de las
entradas corresponde a un pulsador. Cuando uno de los pulsadores se presiona la entrada correspondiente pasa a estado alto. Cuando
PW IC7600 quiere leer del teclado local, este activa la seal CSON (pin 19 del IC 7403), esta seal inserta los datos del teclado dentro del
bus de datos de IC7600 (pins 152 a 160).

Funcin
P+
PMen
V+
V-

Pin IC 7403
4
5
6
7
9

7.3.2.4.- Descripcin de los pines principales del micro del PW1306


-

LCDON (pin 62): Este pin es el responsable de activar o desactivar la alimentacin de la pantalla. Si esta a nivel bajo la tensin
VPP es cortada y de esta forma la pantalla no est alimentada.
PWRON(pin 61): Cuando el televisor va a modo stand by, este pin se pone a nivel bajo lo que provoca que se corten las
alimentaciones de 1.8V y 3.3V analgicas.
BLKON (pin 60):Este pin se encarga de encender o apagar los fluorescentes de la pantalla.
LVDSON (pin 63): Cuando el televisor entra en el modo stand by esta seal se pone a nivel bajo lo que provoca el corte de la
alimentacin del integrado generador de la seal LVDS ( IC 7500)(en los modelos que dispongan de pantalla LVDS) y se cortan
los datos enviados a la pantalla.
VGA_TV_SW(pin 58): Esta seal ataca al conmutador de RGB (IC 7301) y provoca que la seal RGB de entrada sea la que
provenga del UOCIII o de la entrada de VGA (conector VGA 1300).
PWMOUT (pin 201): Esta seal es un tren de pulsos cuya funcin es regular la luminosidad de los fluorescentes de la pantalla.
Dependiendo del duty cycle del tren de pulsos el fluorescente emitir mas o menos luz.
El microcontrolador dispone de dos buses I2C. El primero (pines 98 y 99) est dedicado a la comunicacin con la memoria
EEPROM del sistema (IC 7002) y el segundo (pines 109 y 108) est dedicado a la comunicacin con el UOCIII.
OUTPUT_UOC(pin 57): Esta lnea es activada por PW para indicar a UOCIII que se desea iniciar una comunicacin a travs del
bus I2C del protocolo de comunicaciones.
INPUT_UOC (202): Esta lnea indica a PW si el bus de comunicaciones est libre y as poder iniciar una comunicacin entre PW
y UOCIII.
INT_UOC (203):Es la lnea que activa UOCIII y que genera una interrupcin en el PW 1306 cuando se produce un cambio de
estado en el UOCIII.
Interfaz de la Flash: PW1306 dispone de un bus de datos y direcciones paralelos para conectarse a la memoria flash del sistema
que contiene el programa de control del microcontrolador.

7.3.2.5.- Alimentaciones
El IC tiene diversos puntos de alimentacin que son mostrados en la siguiente tabla.

Nombre
VDD1
VSS
VDDQ3
VSSQ
VDDPA1
VDDPA2
VSSPA1
VSSPA2
PVD
PGND
DVDD1
DGND1
ALVDD
ALGND
AVDD
AGND

Pin(es)
75, 95, 13, 51, 46, 17, 31, 84
76, 96, 136, 147, 174, 185
68, 83, 104, 122, 133, 171, 186
69, 84, 105, 123, 134, 172, 187
167
165
168
166
22, 24, 26
21, 25, 27
1, 3, 20
2, 4, 19
28, 29
30, 31
6, 18, 32, 33, 36, 39, 41, 46, 48, 52
9, 12, 34, 35, 38, 40, 42, 45, 47, 49, 51

Funcin
1.8V digital
Masa digital
3.3V digital
Masa I/O digital
1.8V Analgico
1.8V Analgico
Masa 1.8V analgico
Masa 1.8V analgico
1.8V alimentacin PLL
Masa PLL
1.8V ADC digital
Masa ADC
1.8V ADC PLL Analgico
Masa ADC
3.3V ADC analgico
Masa ADC Analgico

Cuando el televisor entra en modo stand-by la tensin de 1.8V y 3.3V analgicas desaparecen al poner la seal PWRON (pin 61 IC 7600)
a masa.

7.3.2.6.- Memoria Flash


La memoria flash (posicin 7700) contiene el software especfico del microcontrolador PW1306. La memoria es del tipo AM29LV800BT
(1M x 8bits). La memoria dispone de un bus paralelo de direcciones ( A0-A18) y otro bus paralelo de datos (D1-D16) y es accesible
nicamente por el PW1306.

7.3.3.-Comunicacin UOCIII (IC7005) PW1306 (IC7600) (esquemas A y F)


La comunicacin entre los dos integrados se realiza mediante un protocolo hardware basado en un bus I2C.
En dicho protocolo UOCIII (pines 109 y 108) acta como esclavo mientras PW1306 (pines 206 y 205) acta como master. Como el bus I2C
es el mismo que utiliza UOCIII para la comunicacin interna con sus dispositivos y en dicha comunicacin acta como master, se incluyen
tres seales adicionales para hacer el control de la comunicacin y que sta no interfiera con la comunicacin interna del UOC.
En la siguiente figurase muestra el diagrama de bloques de la comunicacin.
Cuando PW1306 quiere comunicarse con el UOCIII tiene que mandar a este a modo esclavo. Para realizar esta accin, PW1306 activa la
lnea RequestComm. Tan pronto como UOCIII este preparado para irse a modo esclavo enva la confirmacin mediante la lnea
ReadyComm. Entonces se produce la comunicacin.
Hay tres tipos posibles de comunicacin:

PW escribe datos a UOC:


PW activa pin RequestComm
UOC se pone en modo esclavo y libera el bus I2C
UOC activa pin ReadyComm
PW escribe los datos en el bus I2C
UOC recibe los datos a travs del bus I2C
PW desactiva el pin RequestComm
UOC desactiva pin ReadyComm
UOC se pone en modo master.
PW lee datos de UOC:
PW tiene que escribir un mensaje a UOC de los datos que quiere leer de la forma que descrita anteriormente, entonces empieza la lectura
de datos a travs del bus I2C.
UOC notifica PW un cambio de estado:
UOC genera una interrupcin activando el pin ReqReadEvent.
PW detecta la interrupcin
PW lee de UOC el estado de UOC y los datos asociados al cambio de estado.

7.3.3.1.- EEPROM (IC 7002 esquema A):


Corresponde a la memoria de datos del sistema de televisin (IC 7002) y es del tipo 24LC32 (4K x 8).
Esta memoria es compartida entre UOC III (pins 99,98) y PW1306 (pins 208, 209).
0X0000 0x0BFF (3k) es la parte correspondiente a UOC.
0x0C00 0x0FFF (1K) es la parte correspondiente a PW1306.
UOC almacena los siguientes datos:
Informacin de sintona de los 99 programas (frecuencia, nombre programa, estado).
Informacin modo hotel
Datos de ajuste de service de UOC.
Preferencia personal.
PW1306 almacena los siguientes datos:
Tipo de pantalla.
Preferencia personal brillo/contraste.
Datos de ajuste de service de PW.
Para una correcta comunicacin con la EEPROM, cada vez que PW quiere escribir en la memoria tiene que realizar una peticin de
acceso a memoria para que UOC libere el bus y no haya colisin de datos en la grabacin.

7.4.-Conexiones
7.4.1.-Conexiones UOCIII (IC 7005 esquema A)
El TV incorpora conexiones traseras de Euroconector, AV, SVHS y LINE OUT, as como conexiones laterales de AV y SVHS.
El Euroconector tiene entradas de video (CVBS), audio y RGB y salidas de video y audio.
Todas las conmutaciones entre estas entradas y salidas se realizan internamente en el IC 7005.
- Euroconector (1206, esquema B):
- Entradas Audio/ Video: Las entradas de audio SC-AUD-RIN / LIN van a los pins 34 y 35 del IC 7005 y la entrada de video SCCVBSIN va al pin 55. El TV puede conmutarse a video externo a travs del control remoto o por las seal INT/EXT (pin 8
Euroconector, pin 115 IC7005). Dependiendo del nivel de la tensin aplicada al pin 8 del Euroconector el modo de imagen ser de
4:3 o 16:9 (0V-2V RF interno, 4.5V-7V externo 16:9 y 9.5V-12V externo 4:3).
- Salida Audio/ Video: Las salidas de audio SC-AUD-RO / LO vienen de los pins 36 y 37 del IC 7005 y la salida de video SCCVBSO viene del pin 43 y pasa por el seguidor de emisor 7207.
- Entradas RGB: Las entradas de RGB van a los pins 78, 79 y 80 del IC 7050 y se convierten internamente en seales YUV. Se
conmutan con las seales internas mediante la seal de fast blanking (FBLIN) (pin 16 Euroconector, pin 77 IC 7600). La seal de
RGB externa aparece en pantalla slo si el receptor est en el programa de EXT 1. El Fast Blanking puede conmutar la pantalla
entera (si es una tensin DC) o slo parte de ella (si es una tensin de pulsos).
- AV2 y SVHS2 traseras (1261 y 1260, esquema B)
- Entradas Audio/ Video: Las entradas de audio AV2-AUD-RIN / LIN van a los pins 54 y 53 del IC 7005 y la entrada de video AV2CVBSIN va al pin 51.
- Entrada SVHS: La entrada de video del conector SVHS2 es comn con AV2-CVBSIN. Se activa si no est puesto el conector AV.
La entrada de croma AV2-CIN va al pin 52 del IC 7005.
- AV3 y SVHS3 laterales (1961 y 1963, esquema I)
- Entradas Audio/ Video: Las entradas de audio AV3-AUD-RIN / LIN van a los pins 50 y 49 del IC 7005 y la entrada de video AV3CVBSIN va al pin 58.
- Entrada SVHS: La entrada de video del conector SVHS3 es comn con AV3-CVBSIN. Se activa si no est puesto el conector AV.
La entrada de croma AV3-CIN va al pin 59 del IC 7005.
- Salida LINE OUT trasera (1218 esquema B)
- Esta salida de sonido est para conectar a un amplificador externo, y son comunes con las salidas de audio del Euroconector
(SC-AUD-RO / LO).

7.4.2.-Conexiones PW1306 (IC 7600 esquema F)


Hay dos tipos de entradas de video al interno del PW1306 (IC 7600):
Seal RGB procedente del IC 7005 (sintonizador, entradas externas).
Seal RGB procedente del conector VGA (1300 esquema C)
Las dos seales RGB son inyectadas a la entrada del conmutador PI5V330 (IC 7301 esquema C).
El PI5V330 es un conmutador bi-direccional de dos canales que se recomienda para los usos de la conmutacin del RGB y del vdeo
compuesto. Tiene una resistencia de entrada baja (3 ohmios) y un ancho de banda amplio (200MHz)
PW1306 puede conmutar entre las dos seales enviando la seal VGA_TV_SW (pin 58 IC 7600) al pin 1 del IC 7301.
La amplitud ptima de la seal RGB a la entrada del PW1306 es de 0.7 Vpp. Posteriormente estas seales analgicas se digitalizan en el
IC 7600 mediante un ADC de 8 bits de precisin. Ajustando la ganancia y offset del conversor analgico/digital se ajusta el nivel de blanco
y negro ( ver cap 8.7)

Entrada VGA:
El conector VGA dispone de 8 pins de informacin. Seal RGB (pins 1,2 y 3), sincronismo horizontal (pin 13)
14), alimentacin (pin 19) y un bus I2C (pins 12 y 15).

sincronismo vertical (pin

El bus I2C y la alimentacin van conectadas a una memoria EEPROM (IC 7302). Esta memoria no accesible para los microcontroladores
es del tipo 24LC21A (1K x 8) DDC compatible y contiene toda la informacin relativa a las caractersticas de la pantalla, a los modos de
imagen soportados y la informacin necesaria para cumplir con las especificaciones de plug and play de los monitores avanzados. Una vez
se conecta el televisor a un ordenador, este a travs del bus I2C, lee la informacin de esta memoria y habilita los modos correspondientes
que el usuario pueda utilizar.

7.5.- Fuente de alimentacin


El TV dispone una placa que hace la funcin de alimentar el aparato a partir de la tensin de red. Sus salidas van por un lado a alimentar
las placa principal (esquema H), y por otro a alimentar los inverters de la pantalla. En caso de avera de dicha placa, sta debe cambiarse.
Por ello no se incluye su esquema en el manual de service.

7.5.1.- Conexin fuente placa base (Esquema H)


La conexin de la placa principal con la fuente de alimentacin se realiza por medio del conector 1803, stas son las funciones de sus
respectivos pins:
VCC_POWER SO (pins 1,2): Esta tensin es de 16V y sirve para alimentar el amplificador de sonido (ver cap. 7.2.3) y los estabilizadores
respectivos del esquema H (ver cap. 7.5.2). No est totalmente estabilizada, ya que su tensin disminuye al aumentar la carga de sonido.
VCC5 (pins 3,4): Esta tensin es de 5V estabilizados y permanece cuando el TV pasa a stand by, por lo que alimenta algunos circuitos que
funcionan durante st by como el LED y el RC y los estabilizadores respectivos del esquema H (ver cap. 7.5.2).
PWR_DW (pin 9): La fuente da una seal de PWR_DW unos 15mseg. antes de apagarse, lo que se usa para evitar ruidos en el altavoz
(plops).
ON_OFF (pin 10): Es la seal de stand by que procede del pin107 del IC 7005 (esquema A). Cuando hay tensin (3V3) se enciende el
aparato. Cuando el televisor se pone en modo Stand by slo quedan activos los 5V de la fuente de alimentacin ya que los 16V son
cortados internamente.
V_BRI: (pin 11): Con esta tensin se vara la salida de los inverters, y con ello el brillo de los fluorescentes. En el men de usuario hay 3
valores diferentes de brillo.
LAMP_ON (pin 12): Esta seal viene del pin 60 del IC 7600 (esquema F). Cuando hay tensin (3V3) se encienden los fluorescentes de la
pantalla.

7.5.2.- Estabilizadores (Esquema H)


Alimentacin pantalla (VPP): Alimenta la electrnica de la pantalla a travs del conector 1502 o 1510 (esquema E). Dependiendo de la
pantalla utilizada puede ser de 5V si van montada 5610 y 5802, o de 12V
si van montados 5609 y el estabilizador de 12V (IC 7815).
La seal LCDON que procede del pin 62 del IC 7600 (esquema F) controla el encendido de la pantalla, ya que mientras est a cero, el
transistor 7816 y el conmutador 7812 estn cortados, anulando VPP.
Alimentacin +8V: De los +16V se estabilizan +8V con el IC7814 necesarios para alimentar el IC 7009 (esquema A).
Alimentaciones del UOC (V3_3A, VCC5A): El UOCIII (IC 7005 esquema A) necesita una alimentacin de 3.3V que es estabilizada por el IC
7808 y otra de 5V.
Cuando el televisor se pone en modo stand by solo quedan activos los 3.3V, ya que la seal ON_OFF que procede del pin107 del IC 7005
(esquema A) se pone a masa cortando los transistores 7807, 7806 y el conmutador 7800, con lo que desaparecen los +5V (VCC5A)
Alimentaciones del PW1306 (VADC3, V1_8A, V3_3D, V1_8D): El PW1306 (IC 7600 esquema F) necesita unas alimentaciones de 1.8V y
3.3V para la parta analgica que son estabilizadas por el IC 7803 y el IC 7811 y otras alimentaciones de 1.8V y 3.3V para la parte digital
que son estabilizadas por el IC 7810 y el IC 7801.
Cuando el televisor se pone en modo stand by la seal PWRON que procede del pin 61 del IC 7600 corta el transistor 7805 y el
conmutador 7800, con lo que desaparecen las alimentaciones analgicas.
En la siguiente tabla se encuentran los bloques desactivados en modo stand by y los bloques que estn siempre activos.

Desactivados por UOCIII


5V Analgicos UOCIII
TDA 9178
Sintonizador
Auriculares
Amplificadores de Audio
Inverters

Desactivados por PW1306


AVDD(ADC analog.)
PVD(PLL)
ALVDD(ADC PLL)
LVDS Driver
Conmutador RGB
DDC EEPROM

Siempre Activos
3.3V UOCIII
VDDQ(digital I/O)
VDD (Digital core)
DVDD (ADC digital)
DVDDPA (Analog. Clock PLL)
I2C EEPROM
FLASH memory
Expansor de puertos PW1306

Alimentacin circuito VGA (VCC5_SW): Esta alimentacin que alimenta el circuito del esquema C, tambin es cortada la seal PWRON
por medio del 7804 durante el stand by.

7.5.3.- Secuencia de arranque:


Primero arrancan la fuente y el UOCIII por medio de la seal ON_OFF.
A continuacin arranca el PW por medio de la seal PWRON.
Por ltimo se arranca la pantalla por medio de la siguiente secuencia:
Alimentacin VPP por medio de la seal LCDON
A los 40mseg se habilita el envo de datos por medio de la seal DEN que procede del pin 103 del IC 7600 (esquema F).
A los 500mseg. se encienden los fluorescentes por medio de la seal LAMP_ON
En caso de fallar algo en la secuencia de arranque se queda la pantalla sin datos (oscura) con los fluorescentes encendidos.

8.- Ajustes Elctricos


8.1.- PROCEDIMIENTO ENTRADA SERVICE
El sistema est compuesto por dos microntroladores (UOCIII and PW1306). Por esta razn el sistema tiene dos menus de servicio, uno
para cada microcontrolador.

8.1.1.- Men servicio PW1306


Para entrar em el men de servicio es necesario pulsar la siguiente combinacin de teclas:

Menu, 3 4 7 8 2

Acto seguido se despliega el men de servicio. Para seleccionar los diferentes parmetros se utilizan las teclas P+/P- y Vol+/Vol-.
El men de servicio del PW1306 dispone de 4 submenus de los cuales el submen de servicio 3 es slo de informacin mientras que los
submens 1,2,4 son de ajuste.
Cada vez que se modifica un parmetro, la modificacin tiene efecto inmediato, escepto en el parmetro P1 del submen 4 (tipo de
pantalla) que toma efecto una vez se vuelve a encender el televisor.
La salida del men de servicio de PW1306 se puede realizar apagando fsicamente el televisor, enviandolo a modo stand-by o presionando
dos veces la tecla men.
Cuando se sale del men de servicio presionando dos veces la tecla men los parmetros son almacenados en la memoria EEPROM del
sistema.

Parmetro
P1
P2
P3
P4
P5
P6
P7

Tabla Submen 1 PW1306


OSD display SUBMENU1
VALUE LG
UOC calibration
Analog calibration
UOC Brightness
32
UOC Contrast
32
UOC H Position
180
Dclock Polarity
Rising
Language Group
0

VALUE CHIMEI
32
32
180
Rising
0

REF.
Ver 8.7
Ver 8.7

Parmetro
P1
P2
P3
P4
P5
P6
P7

Tabla Submen 2 PW1306


OSD display SUBMENU 2
VALUE LG
Pannel Type
LG20 VGA W02
Edge Enhance
ON
Set factory default
Brightness
Contrast
Back Light Medium
100
Back Light Minimum
200

VALUE CHIMEI
CM0-V201V1
ON
100
200

REF.
Ver 8.3

Parmetro
P1
P2
P3
P4
P5
P6
P7

Tabla Submen 3 PW1306


OSD display SUBMENU 3
VALUE LG
White Adjust
Red Offset
Red Gain
Green Offset
Green Gain
Blue Offset
Blue Gain
-

VALUE CHIMEI
-

REF.

Parmetro
P1
P2
P3
P4
P5
P6

Tabla Submen 4 PW1306


OSD display SUBMENU 4
VALUE LG
White Red Offset
0
White Red Gain
255
White Green Offset
0
White Green Gain
249
White Blue Offset
0
White Blue Gain
252

VALUE CHIMEI
0
255
0
230
0
230

REF.

Ver 8.4

Ver 8.8
Ver 8.8

Ver 8.8
Ver 8.8
Ver 8.8

8.1.2.- Men servicio UOCIII (TDA15021H/N1B)


Para entrar em el men de servicio es necesario pulsar la siguiente combinacin de teclas:

Menu, 1, 3, 7, 9 , 0.

Para seleccionar el parmetro deseado, utilizar P+/P- o entrada numrica (3 digitos).


Las posiciones marcadas en gris se recomienda poner el valor por defecto de la tabla y no modificarlas durante el proceso de ajuste.
Cada vez que se modifica un parmetros es automticamente almacenado en la memoria eeprom del sistema.
Los parmetros marcados con un * la modificacin solo tienen efecto al volver a encender el televisor, mientras que el resto tiene un
efecto immediato.
La salida del men de servicio de UOCIII se puede realizar apagando fsicamente el televisor o enviandolo a modo stand-by.

Param.
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23

Tabla Men Servicio UOC III


TDA15xxx Service
Default Value
CTL CHASSIS
xx.xx
Init Tv
0
ISP Mode
0
DCXO
57
DCXO Auto *
0
WSS
1
PeakFreq
2
OP DUB DBE
0
LOUD-NA
4
AGC Speed
1
AGC Take over *
25
OIF
32
Opt. L/LP
1
PC INPUT
1
Factory Mode
0
ACI
0
ATS
1
Osd Bright.
12
CL
0
LCD-BRT
32
LCD-CON
32
PGR
100
PGG
100
PGB
100

Ver 8.2
Ver 8.5

Ver 8.6

8.2.- Reset EEPROM UOCIII


Entrar en Men de Service de UOC (ver 8.1.2.).
Seleccionar el parametro 1 del men de servicio 1 Init TV y pulsar flecha derecha y esperar hasta que el valor pase de 1 a 0. Este paso
implica la escritura de la memoriora eeprom con los valores por defecto de todos los parmetros de servicio de UOCIII

8.3.- Seleccionar tipo de pantalla


Entrar en Men de Service de PixelWorks (ver 8.1.1.).
En la pestaa 2 (Service 2), modificar la opcin P1:
Para consultar el tipo de pantalla adecuado consultar la TABLA DE PANTALLAS.
El valor nuevo no tomar efecto hasta reiniciar mediante tecla de Standby

8.4.- Ajustar posicion horizontal


Entrar en Men de Service de PixelWorks (ver 8.1.1.).
En la pestaa 1 (Service 1), modificar la opcin P5 hasta conseguir un centrado horizontal correcto.

8.5.- Ajuste DCXO


Inyectar seal Pal BG con seal de sonido NICAM.
Visualizar la imagen en la pantalla.
Entrar en menu de Service de UOC (ver 8.1.2).
Ir al Item 004 y pulsar tecal derecha (Vol+).

8.6.- Ajuste CAS


Inyectar seal por antena de 60 dBV.
Una vez sintonizado el canal correspondiente, entrar en menu de Service de UOC (ver 8.1.2).
Ir al Item 010 y se variar el registro hasta obtener 3,7 Vcc. en pin 1 de 1004.
Deber asegurarse de que el nivel de seal sea el correcto.

8.7.- AJUSTE DE LOS ADC DEL PW1306


8.7.1.- Ajuste entradas ADC entrada UOC
Inyectar una seal de escala de grises (con el negro a la izquierda) por entrada de antena, video (A/V lateral, posterior o Scart) o RGB (por
Scart).
Visualizar la imagen en la pantalla.
Entrar en Men de Service de PixelWorks (ver 8.1.1).
Situarse en el parmetro P1 del submen1 de servicio y presionar la tecla VOL+ para ejecutar el ajuste.
Durante el ajuste se vern unas distorsiones en pantalla y cuando vuelva a aparacer la escala de grises el ajuste habr terminado

8.7.2.- Ajuste entradas ADC entrada VGA


Inyectar una seal de escala de grises (con el negro a la izquierda) por la entrada VGA con una resolucin XGA(1024x768@75Hz).
Visualizar la imagen en la pantalla.
Entrar en Men de Service de PixelWorks (ver 8.1.1).
Situarse en el parmetro P2 del submen1 de servicio y presionar la tecla VOL+ para ejecutar el ajuste.
Durante el ajuste se vern unas distorsiones en pantalla y cuando vuelva a aparacer la escala de grises el ajuste habr terminado

8.8.- Ajuste blanco en escala alta


Ajustar la preferencia personal a:

BRIGHTNESS CONTRAST SHARPNESS COLOUR


32
50
40
25
Sintonizar una seal patrn conteniendo escala de grises.
Dejar calentar el receptor un mnimo de 10 minutos y comprobar visualmente que la escala de grises no est coloreada y que el blanco sea
correcto.
Si no es as, entrar en el men de service de PW1306 (8.1.1) y ir al submen 4 ajustar la ganancia de P4 y P6 manteniendo P2 a 255. En
ningn caso se deben modifcar los valores de offset (P1, P3 y P4) que debern estar a 0 .
En caso de que el ajuste fuese dificultoso, probar otra vez partiendo de los valores indicados (P2, P4, P6) en la tabla en la tabla del
submen 4.

Lista de dispositivos serviciables que requieren ajuste.


Pieza
sustituida
EEPROM 7002

Ajuste
8.2

Ajuste
8.3

Ajuste
8.4

Ajuste
8.5

Ajuste
8.6

Ajuste
8.7

Ajuste
8.8

PANTALLA
UOC

PW
Placa entera

8.9.- PROCEDIMIENTO ENTRADA PLUG&PLAY


Pulsar Menu, 9 8 7 6 5

8.10.- PROCEDIMIENTO ENTRADA MENU HOTEL


Pulsar Menu, 9 7 1 7 0

x
x

x
x

9.- Lista de abreviaturas


C
AC
ADC
AFC
AGC
AM
AV
CVBS
DAC
DC
EEPROM
ESD
FET
FLASH
FM
I2C
IF
INT/EXT
LED
LVDS
NTSC
OSD
PAL
PLL
POR
PP
PTC
RC5
RGB
ROM
SAW
SCART
SCL
SDA
SECAM
SMPS
SYNC
TFT
TTL
UHF
VGA
VHF
Y

Microprocesador.
Corriente alterna.
Conversor analgico digital.
Control Automtico de la Frecuencia.
Control Automtico de la Ganancia.
Modulacin de la amplitud.
Conectores de Audio y Video en la parte trasera del aparato.
Seal de vdeo compuesto.
Conversor digital analgico.
Corriente continua.
Memoria de slo lectura programable y borrable elctricamente.
Electro Static Discharge (descarga electrostica).
Transistor de efecto de campo.
Tipo de EEPROM que permite que se borren o escriban mltiples localizaciones de memoria en una operacin de
programacin.
Modulacin de Frecuencia.
Bus digital de control del microprocesador.
Frecuencia Intermedia.
Seal de conmutacin que proviene del pin 8 del conector SCART; da informacin sobre el formato de la seal de video
que entra por el SCART.
Diodo emisor de luz.
Low Voltage Differential Swing (Oscilacin diferencial de baja tensin).
Comit Nacional de Normas de Televisin.
Visualizacin en la pantalla.
Sistema con Alteracin de Fase.
Ciclo de fase enclavado.
Power On Reset (asegura que la C arranque su software solamente si la alimentacin del C es lo suficientemente alta).
Preferencia Personal.
Resistencia elctrica Coeficiente de Temperatura Positiva.
Sistema 5 de Mando a Distancia.
Rojo, Verde, Azul.
Memoria de Slo Lectura.
Onda Acstica de Superficie; filtro de paso de banda muy preciso.
Euroconector.
Lnea del reloj del bus-I2C.
Lnea de datos del bus-I2C.
'Secuential Couleur A Memoire'.
Modo con alimentacin conmutada.
Sincronizacin.
Thin Film Transistor (Transistor de pelcula fina), transistores en los que se basa la pantalla del televisor (tres transistores
por pxel, RGB).
Transistor-Transistor Logia (Lgica transistor a transistor) Tecnologa de construccin de circuitos electrnicos digitales, en
los que los elementos de entrada de la red lgica son transistores, as como los elementos de salida del dispositivo
Banda de frecuencia Ultraelevada del Margen de Sintona.
Video Graphics Array (resolucin 640x480 pixels)
Banda de frecuencia.
Parte de luminancia de la seal de video.

11.- Listado de piezas de recambio

CHASIS CTL-AA

11.1- Elctricas
INDUCTANCIAS
POS

CDIGO

DESCRIPCIN

5000

441M20000102

IND SM0805 1K 100MHZ 200MA

5001

441M20000102

5002

441M20000102

5003
5004

SEMICONDUCTORES
TIPO

OBSERVACIONES

SAF

POS

CDIGO

5974

933Z00180153

DIODO BYW32 (COLECTIVO)

IND SM0805 1K 100MHZ 200MA

6000

934025520115

DIO SIG SM BA792

IND SM0805 1K 100MHZ 200MA

6001

934038800115

DIO REG SM BZX284-C33 (PHSE) R

441M20000102

IND SM0805 1K 100MHZ 200MA

6002

934026010115

DIO SIG SM BAV99W

441M20000102

IND SM0805 1K 100MHZ 200MA

6003

934039300115

DIO SIG SM BAT254

5005

441M20000102

IND SM0805 1K 100MHZ 200MA

6211

934054945115

DIO SM BAS316

5006

441M20000102

IND SM0805 1K 100MHZ 200MA

6212

934038600115

DIO REG SMBZX284-C4V7

5007

441M20000102

IND SM0805 1K 100MHZ 200MA

6300

934026010115

DIO SIG SM BAV99W

(DIOD) R

5008

441M20000102

IND SM0805 1K 100MHZ 200MA

6301

934026010115

DIO SIG SM BAV99W

(DIOD) R

5009

441M20000102

IND SM0805 1K 100MHZ 200MA

6302

933184910215

DIO SIG SM BAV99W

(DIOD) R

5010

441M20000102

IND SM0805 1K 100MHZ 200MA

6303

934026010115

DIO SIG SM BAV99W

(DIOD) R

5011

441M20000102

IND SM0805 1K 100MHZ 200MA

6304

934026010115

DIO SIG SM BAV99W

(DIOD) R

5012

441M20000102

IND SM0805 1K 100MHZ 200MA

6970

480000000050

LED 3MM BL-B4541 ROJO

5013

441M20000102

IND SM0805 1K 100MHZ 200MA

7002

480000000030

IC SM 24LC32

5014

441M20000102

IND SM0805 1K 100MHZ 200MA

7005

935277342557

IC SM TDA15021H/N1B00 UOC

5015

441M20000102

IND SM0805 1K 100MHZ 200MA

7009

935233410518

IC SM TDA9178T/N1 PICTURE IMPR

5017

441M20000102

IND SM0805 1K 100MHZ 200MA

7200

935273874115

IC SM Dual Opamp in SO-08 package

LG-PHILIPS

5018

441M20000102

IND SM0805 1K 100MHZ 200MA

7301

480000000043

IC SM PI5V330W Quad 2-Channel

CHIMEI

5021

441M20000102

IND SM0805 1K 100MHZ 200MA

7302

480000000027

IC SM 24LC21

5022

441M20000102

IND SM0805 1K 100MHZ 200MA

7401

933Q64360215

TRA SMD MMBT3904LTI

5023

441M20000102

IND SM0805 1K 100MHZ 200MA

7403

935261978118

IC SM 74AHCT541PW

5200

441M20000102

IND SM0805 1K 100MHZ 200MA

7404

933Q64360215

TRA SMD MMBT3904LTI

5300

441M20000102

IND SM0805 1K 100MHZ 200MA

7406

933Q64360215

TRA SMD MMBT3904LTI

5301

441M20000102

IND SM0805 1K 100MHZ 200MA

7600

480000000044

IC SM PW1306 SCALER

5308

441M20000102

IND SM0805 1K 100MHZ 200MA

7700

480000000033

IC SM AM29LV800DT-70EC (AMD0)

5400

441M20000102

IND SM0805 1K 100MHZ 200MA

7800

480Q00000067

TRA SM FET NTR4101PT1G

5403

441M20000102

IND SM0805 1K 100MHZ 200MA

7801

480F00000035

IC SM VOLT REG 3V3 0.8A SOT23

5503

441M20010600

IND SM0603 60R 100MHZ 200MA

7803

480F00000036

IC SM VOLT REG 1V8 0.8A SOT23

5504

441M10040600

IND SM1206 4X 60R 100MHZ 100MA

7804

480Q00000067

TRA SM FET NTR4101PT1G

5506

441M10040600

IND SM1206 4X 60R 100MHZ 100MA

7805

933Q64360215

TRA SMD MMBT3904LTI

5508

441M10040600

IND SM1206 4X 60R 100MHZ 100MA

7806

933Q64360215

TRA SMD MMBT3904LTI

5510

441M10040600

IND SM1206 4X 60R 100MHZ 100MA

7807

933Q64360215

TRA SMD MMBT3904LTI

5512

441M10040600

IND SM1206 4X 60R 100MHZ 100MA

7808

480F00000035

IC SM VOLT REG 3V3 0.8A SOT23

5514

441M10040600

IND SM1206 4X 60R 100MHZ 100MA

7810

480F00000036

IC SM VOLT REG 1V8 0.8A SOT23

5516

441M10040600

IND SM1206 4X 60R 100MHZ 100MA

7811

480F00000035

IC SM VOLT REG 3V3 0.8A SOT23

5601

441M20000102

IND SM0805 1K 100MHZ 200MA

7812

480Q00000071

TRA SM FET NTR4502P

5602

441M20000102

IND SM0805 1K 100MHZ 200MA

7814

480Q00000046

IC SM VOLT REG 8V 0.5A DPACK

5603

441M20000102

IND SM0805 1K 100MHZ 200MA

7815

480Q00000068

IC SM VOLT REG 12V 0.5A DPACK

5604

441M20000102

IND SM0805 1K 100MHZ 200MA

7816

933Q64360215

TRA SMD MMBT3904LTI

5605

441M20000102

IND SM0805 1K 100MHZ 200MA

7900

935261846112

IC TDA1517/N3/S5

5606

441M20000102

IND SM0805 1K 100MHZ 200MA

7300

933715310118

IC SM 74HC4052D

5607

441M20000102

IND SM0805 1K 100MHZ 200MA

5608

441M20000102

IND SM0805 1K 100MHZ 200MA

5609

441M2A000600

IND SM0805 60R 100MHZ 3A

LG-PHILIPS

POS

CDIGO

5610

441M2A000600

IND SM0805 60R 100MHZ 3A

CHIMEI

10

313014677211

MAIN CHASSIS CTL-AA

5700

441M20000102

IND SM0805 1K 100MHZ 200MA

10

313014677221

MAIN CHASSIS CTL-AB

CHIMEI

5801

441M2A000600

IND SM0805 60 100MHZ 3A

12

334110120081

POWER SUPPLY + INVERTED

CHIMEI

12

334110120051

POWER SUPPLY + INVERTED

1000

313A10080200

XTL 24.576 MHZ (BAOTOU)

(PHSE) R

TIPO

OBSERVACIONES

SAF

H
S
S

(DIOD) R

(PHSE) R

S
S

(ST00) R

(ST00) R
(PHSE) R

(COL) R

S
S

LG-PHILIPS

LG-PHILIPS

MISCELANEA

CONECTORES
DESCRIPCIN

DESCRIPCIN

TIPO

OBSERVACIONES

SAF

DESCRIPCIN

TIPO

OBSERVACIONES
LG-PHILIPS

LG-PHILIPS
V

POS

CDIGO

1001

313010080590

SAW FILTER VIF K3953M

1206

480000000003

CON EUROCONN. SOCKET BLACK

1002

313010080490

SAW FILTER SIF K9650M

1218

480000000002

CON CINCH SOCKET LINE OUT X2

1004

480000000069

TUN V+U PLL IEC BGHIL B

1260

480000000022

CON SVHS IN

1600

480000000063

XTL RES SM 14M31818 12P SMD-49

1261

480000000001

CON CINCH SOCKET AV X3

1910

480000000054

TACT SWITCH VERTICAL IAC (ACC HORI

1300

480000000020

CON SOC SUBD H 15P F 1470250 Y VGA

1911

480000000054

TACT SWITCH VERTICAL IAC (ACC HORI

1301

313D10060771

CON AURICULAR ESTEREO (YANGKANG)

1912

480000000054

TACT SWITCH VERTICAL IAC (ACC HORI

1803

480000000005

CON PCB 12 PINS PH

1913

480000000054

TACT SWITCH VERTICAL IAC (ACC HORI

1900

313010060751

CON 2PIN ALTAVOZ B2B-XH-AM(JST)

1914

480000000054

TACT SWITCH VERTICAL IAC (ACC HORI

1901

313010060751

CON 2PIN ALTAVOZ B2B-XH-AM(JST)

1932

313010080580

FUS CRIS 4A 250V 5X20 (WICKM)/$

1902

480000000018

CON PCB 6 PINS XH

1934

313Z10840431

MAINS SWITCH (YANGK/ALPS)COLECTIVO/

1960

313D10060771

CON AURICULAR ESTEREO (YANK KANG)

1971

480000000049

IR RECEIV. TSOP34836-SB1

1961

480000000001

CON CINCH SOCKET AV X3

1963

480000000022

CON SVHS IN

SAF

11.2- Electromecnicas

POS.
A
B
C
D
E
F
G
H
I
J
K
L

POS.

MODELO
APARATO

DESCRIPCIN
MUEBLE FRONTAL
TAPA POSTERIOR
SOPORTE
PCB PRINCIPAL
PCB FUENTE DE ALIMENTACIN
PCB AMPLIFICADOR AUDIO
PCB A/V LATERAL+IR+LED
PCB INTERRUPTOR
MANDO A DISTANCIA
MANUAL (DFU)
ALTAVOZ
PANTALLA LCD TFT 20"

FABRICANTE
PANEL TFT

REF. PANEL
TFT

SAF

COLOR

NG-NEGRO
BL-BLANCO
GR-GRIS
MA-MARFIL
GO-GRIS OSCURO
VE-VERDE
RS-ROSA
RJ-ROJO
AZ-AZUL
PL-PLATA

COMO REALIZAR EL PEDIDO


EJEMPLO:

MUEBLE FRONTAL DEL APARATO MOD. 20LCD, PANEL TFT CHIMEI (V201T02) COLOR GRIS:
A*20LCD*CHIMEI*V201T02*GR

3130XXXXXXXX

You might also like