You are on page 1of 4

Universidad Nacional Abierta y a Distancia UNAD

Arquitectura de Computadores
Unidad 2. Unidad Central de Procesamiento (CPU)

Presentado al docente:
Anyelo Gerley Quintero

Realizado por:
Juan Pablo Bayona Soto, cdigo 5471374
Cdigo _ 301302_22

22 de Octubre 2016

Cuadro comparativo micropocesadores


Arquitectura CISC

Arquitectura RISC

Los CISC pertenecen a la


primera corriente de
construccin de
procesadores, antes del
desarrollo de los RISC

Instrucciones de tamao fijo


y presentado en un reducido
nmero de formatos.

Los microprocesadores
CISC tienen un conjunto
de instrucciones que se
caracteriza por ser muy
amplio y permitir
operaciones complejas
entre operandos situados
en la memoria o en los
registros internos, en
contraposicin a la
arquitectura RISC.

Caracteristicas

Para realizar una sola


instruccin un chip CISC
requiere de cuatro a diez
ciclos de reloj.

Slo las instrucciones de


carga y almacenamiento
acceden a la memoria de
datos.
Incrementar el tamao del
conjunto de registros.
Mayor velocidad en la
ejecucin de instrucciones.
Implementar medidas para
aumentar el paralelismo
interno.
Aadir caches enormes.
Aadir otras
funcionalidades, como E/S y
relojes para
minicontroladores.
Construir los chips en lneas
de produccin antiguas que
de otra manera no seran
utilizables.
No ampliar las
funcionalidades, y por lo
tanto ofrecer el chip para
aplicaciones de bajo
consumo de energa o de
tamao limitado.

Codificacin uniforme de
instrucciones, lo que
permite una de codificacin
ms rpida.
Un conjunto de registros
homogneo, permitiendo
que cualquier registro sea
utilizado en cualquier
contexto y as simplificar el
diseo del compilador.
Modos de direccionamiento
simple con modos ms
complejos reemplazados
por secuencias de
instrucciones aritmticas
simples.
Los tipos de datos
soportados en el hardware
no se encuentran en una
mquina RISC.
Los diseos RISC tambin
prefieren utilizar como
caracterstica un modelo de
memoria Harvard, donde los
conjuntos de instrucciones y
los conjuntos de datos estn
conceptualmente
separados.

Reduce la dificultad
de crear
compiladores.
Permite reducir el
costo total del
sistema.

Ventajas

Reduce los costos


de creacin de
software.
Mejora la
compactacin de
cdigo.

La CPU trabaja ms rpido


al utilizar menos ciclos de
reloj para ejecutar
instrucciones.
Utiliza un sistema de
direcciones no destructivas
en RAM. Eso significa que a
diferencia de CISC, RISC
conserva despus de
realizar sus operaciones en
memoria los dos operados y
su resultado, reduciendo la
ejecucin de nuevas
operaciones.

Facilita la depuracin Cada instruccin puede ser


de errores.
ejecutada en un solo ciclo
del CPU

You might also like