You are on page 1of 13

FACULDADE PITGORAS DE BETIM

7 Perodo de Engenharia Eltrica, 2 semestre 2014

Jonathan Henrique

Moiss Clemente

Tiago Alves

Warley Fernandes

TRABALHO DE ELETRNICA ANALGICA 2

Temporizador 555.

Entrega: 14/11/2014

Betim
2014
Jonathan Henrique

Moiss Clemente

Tiago Alves

Warley Fernandes

TRABALHO DE ELETRNICA ANALGICA 2

Temporizador 555.

Trabalho acadmico apresentado at o dia 14 de


Novembro disciplina Eletrnica Analgica 2 do
curso de Engenharia Eltrica na Faculdade
Pitgoras de Betim para soma de pontos com peso
de avaliao parcial e contedo para auxiliar o
entendimento sobre circuitos integrados
temporizados, bem como prtica para
aperfeioamento e familiarizao com montagens
eletrnicas.

Orientador: Joo Paulo Resende


INTRODUO.

O 555 um circuito integrado (chip) utilizado em uma variedade de aplicaes


como temporizador ou multivibrador. O CI foi projetado por Hans R. Camenzind em
1970 e comercializado em 1971 pela Signetics (mais tarde adquirida pela Philips). Os
nomes comerciais eram SE555 (invlucro metlico) e NE555 (invlucro DIP), e foi
apelidado de "The IC Time Machine"[1] ("A Mquina do Tempo num Chip"). Estes
componentes continua em pleno uso, graas a sua simplicidade de uso, baixos preos e
boa estabilidade. Ainda hoje a Samsung da Coreia fabrica acima de 1 bilho de
unidades por ano (2003).

O temporizador 555 um dos mais populares e versteis circuitos integrados j


produzidos. composto por 23 transistores, 2 diodos e 16 resistores num chip de silcio
em um encapsulamento duplo em linha (DIP) de 8 pinos. Da mesma famlia de
temporizadores temos ainda o CI 556, composto de dois temporizadores 555
combinados em um encapsulamento DIP de 14 pinos. O CI 558 um encapsulamento
DIP de 16 pinos que combina quatro temporizadores 555. Tambm esto disponveis
verses de potncia ultra baixa como o CI 7555, que utiliza um nmero menor de
componentes externos e tem menor consumo de energia.

O 555 tem trs modos de operao:

Modo monoestvel: nesta configurao, o CI 555 funciona como um disparador.


Suas aplicaes incluem temporizadores, detector de pulso, chaves imunes a
rudo, interruptores de toque, etc.
Modo astvel: o CI 555 opera como um oscilador. Os usos incluem pisca-pisca
de LED, geradores de pulso, relgios, geradores de tom, alarmes de segurana,
etc.
Modo biestvel: o CI 555 pode operar como um flip-flop, se o pino DIS no for
conectado e se no for utilizado capacitor. As aplicaes incluem interruptores
imunes a rudo, etc.

Curiosidade: o nome "555" foi adotado em aluso ao fato de que existe uma rede interna
(divisor de tenso) de trs resistores de 5k (1K=1000) ohms que servem de referncia de
tenso para os comparadores do circuito integrado.

Figura 1: NE555 fabricado pela Signetics em invlucro DIP


Figura 2: Diagrama esquemtico do temporizador 555.

Tabela 1: Tabela dos Pinos

Pino Nome Aplicao


1 GND Terra ou massa (ground).
Gatilho (trigger) - Um valor de tenso baixo (< 1/3 Vcc) neste terminal
2 TRIG
activa o biestvel interno e a sada.
3 OUT Durante um intervalo de tempo, a sada (out) permanece em +VCC.
Um intervalo de temporizao pode ser interrompido pela aplicao de
4 RESET
um pulso de reset.
Tenso de controle (control voltage) - Permite acesso ao divisor interno
5 CV
de tenso (2/3 VCC).
Limiar (threshold) - Um valor de tenso alto (> 2/3 Vcc) neste terminal
6 THRES
desactiva o biestvel interno e a sada.
Descarga (discharge) - A sua funo descarregar o capacitor
7 DISCH
conectado a este terminal.
8 V+, VCC A tenso (voltage) positiva da fonte, que deve estar entre +5 e +15V.
Na verso monoestvel, o circuito integrado 555 ligado basicamente como indica
a figura abaixo.

Figura 3: Circuito monoestvel.

Nesta configurao, os pinos 6 e 7 que correspondem ao sensor de nvel e


terminal de descarga do capacitor so interligados e ligados a uma rede RC, ou seja, um
capacitor e um resistor externo que vo determinar o tempo de acionamento do circuito.
A entrada de disparo, que corresponde ao pino 2, deve ser mantida sob uma tenso
maior que 2/3 da tenso de alimentao (valor dado pelos trs resistores internos).
Nas condies indicadas, a sada do circuito (pino 3) se mantm no nvel de 0 V, ou
seja, sem tenso. Os pinos 4 e 8 que correspondem reciclagem e alimentao devem
ser mantidos com a tenso de alimentao e o pino 1 aterrado.
Quando, por um instante, o pino 2 aterrado (ou sua tenso cai para menos de 1/3 da
tenso de alimentao, disparando assim os comparadores), o circuito muda de estado e
sua sada vai ao nvel alto. No pino 3 passamos a ter uma tenso positiva.
O circuito no se mantm indefinidamente neste estado. A sada ser mantida no nvel
alto por um tempo que depender justamente de R e de C dado pela frmula:

t = 1,1 R C
Na figura abaixo temos a forma de onda dos sinais.

Figura 4: Forma de onde.

Veja que a carga do capacitor C atravs do resistor R at que ele atinja uma
tenso de 2/3 de Vcc (tenso de alimentao) que ir determinar a comutao do
circuito ao estado inicial, atravs do comparador 1.
Para que o circuito seja disparado novamente, basta aterrar por um instante o pino 2
Na prtica, no podemos ter valores de temporizao to grandes quanto os que
desejamos.
A primeira limitao est na fuga dos capacitores eletrolticos que normalmente so
usados. Um capacitor muito grande pode ter uma fuga suficientemente alta para que ele
represente uma resistncia de tal valor que, com a resistncia R que deve ser usada em
srie, a tenso nunca chegue aos 2/3 de Vcc. Assim, uma vez disparado, o capacitor
nunca se carrega at o ponto de temporizao e o circuito no funciona, veja a seguir.
Figura 5: Demonstrao da carga do capacitor.

O outro motivo o prprio resistor, que no pode ser muito maior que a fuga
representada pelo resistor usado.
Na prtica, utilizando-se resistores de tima qualidade e capacitores tambm muito
bons, podemos chegar at umas duas horas de temporizao, mas com algum risco.
Recomendamos que os resistores no sejam maiores que 1,5 M ohms e que os
capacitores no sejam maiores que 2 200 F com o que chegamos perto de uma hora.
PROJETO.
Como o tempo de acionamento da sada j est estabelecido, 15 segundos, ento
determinamos um valor de capacitor comercial: 100uF, assim fica mais fcil estabelecer
um valor de resistor, sendo que se este no for comercial mais simples construir uma
associao de resistores.
= 1,1
15 = 1,1 100
15
=
1,1 100
= 136,36
Assim, est determinado nosso resistor e capacitor de polarizao do circuito.
Colocaremos um resistor de 100k em serie com um de 36K.

SIMULAO.

Figura 6: Circuito montado no software Proteus.

Foi feito no software Proteus, a montagem como visto na figura acima.

A simulao tambm foi feita neste software, as formas de onda foram medidas
no osciloscpio virtual do programa como visto na figura abaixo.
Figura 7: Forma de onda no osciloscpio do Proteus.

Podemos ver o pulso da sada em comparao a carga do capacitor. O osciloscpio esta


configurado para ter 5 segundos por diviso e amplitude de 5 volts.

Circuito Multivibrador Astvel

Considere-se o estado inicial (instante em que se liga o circuito): o capacitor C1 est


descarregado; o comparador A1 tem na sua sada o nvel zero; e o comparador A2 tem
na sua sada o nvel um (consequncia da tenso presente nas entradas disparo e limiar).
Tudo isto provoca a alterao da sada do flip-flop para nvel baixo, que por sua vez,
no s bloqueia o transistor de descarga, como tambm comuta para nvel alto a sada
do circuito. De seguida, o condensador C1 vai carregar-se, atravs de R1 em srie com
R2.
Ao atingir-se 2/3 de Vcc, a sada do comparador A1 (Reset do flip-flop) passa para nvel
alto, forando a sada do flip-flop a passar tambm para nvel alto, o que, por sua vez,
provoca: a comutao da sada do circuito para nvel baixo e a saturao do transstor de
descarga. Este estado do transstor permite a descarga do capacitor C1, atravs de R2.
Ao atingir-se 1/3 de Vcc, inicia-se um novo ciclo.
Ao atingir-se 2/3 de Vcc, a sada do comparador A1 (Reset do flip-flop) passa para nvel
alto, forando a sada do flip-flop a passar tambm para nvel alto, o que, por sua vez,
provoca: a comutao da sada do circuito para nvel baixo e a saturao do transstor de
descarga. Este estado do transstor permite a descarga do capacitor C1, atravs de R2.
Ao atingir-se 1/3 de Vcc, inicia-se um novo ciclo.
O dimensionamento do multivibrador astvel feito com recurso s seguintes
expresses:
t1=0,693x(R1+R2)xC1
t2=0,693xR2xC1
Tt=t1+t2
F = 1/ Tt
Conforme as equaes dadas acima, fcil perceber que R1 precisa ser bem
menor que R2 para obtermos t1 = t2. Fizemos a montagem do seguinte circuito:
XSC1

Ext T rig
+
_
R1 A B

5k + _ + _

VCC
555
R2
RST OUT
2.87M
DIS
V1 THR 1k
5V
TRI

CON

GND
C1 C2
10nF 10nF LED1

Figura 8: Circuito montado no Multisim.

De onde obtivemos o grfico que, comparando t1 com t2, verificamos que h uma
simetria entre eles.

Figura 9: Forma de onda no osciloscpio do Multisim.

Podemos observar que o tempo em que a sada permanece em zero tem a mesma
durao de quando ela permanece em 1.
Figura 10: Forma de onda no osciloscpio do Multisim.

Mas ainda falta algo para satisfazer a solicitao do projeto, que um intervalo de
tempo igual entre t1 e t2, respeitando um intervalo de 0,5 s para ambos.

Utilizamos as equaes j citadas acima, substitumos por as variveis por valores j


obtidos no circuito, mas mantendo a varivel R2 para ser calculado um novo valor para
ela como pode ser visto logo a seguir:

1 = 0,693 1 2 1

0,5 = 0,693 5000 2 108

5 107 = 0,693 5000 2

5 107 = 3465 + 0,693 2

2 = 3465 + 0,693 5 107

2 = 72145072,15

2 72

Com isso, obtivemos o seguinte circuito:


XSC1

Ext T rig
+
_
R1 A B

5k + _ + _

VCC
555
R2
RST OUT
72M
DIS
V1 THR 1k
5V
TRI

CON

GND
C1 C2
10nF 10nF LED1

Figura 11: Circuito definitivo para o tempo de 0,5s no Multisim.

Com o circuito j definido obtivemos o valor desejado para o projeto como ser
observado nas prximas figuras:

Figura 12: Forma de onda no osciloscpio do Multisim.


Figura 13: Forma de onda no osciloscpio do Multisim.

Concluso

Aps todo estudo e simulao notamos como este CI de fcil entendimento


contrastando com sua utilidade devido ao fato de proporcionar montagem de uma
grande variedade de circuitos teis para o dia-a-dia.

You might also like