Professional Documents
Culture Documents
Laboratrio de Circuitos Eletrnicos Amplificador a Transistor Bipolar em Montagem Emissor-Comum Rev. 2.5
1. Objetivos i) Utilizao do conceito de Reta de Carga para definio do ponto quiescente Q em um amplificador a transistor bipolar. ii) Projeto de um estgio amplificador em montagem Emissor-Comum, com melhor estabilidade do ponto quiescente atravs da polarizao de emissor. iii) Introduo ao conceito de resposta em freqncia e banda passante. iv)Verificao do produto ganho x banda-passante = constante em um sistema de 1aordem (aproximado) com realimentao negativa (resistor de emissor). 2. Equipamento Necessrio - osciloscpio de duplo canal - fonte de tenso - gerador de udio - multmetro - protoboard - transistor NPN (BC 547) - resistores e capacitores - cabos e conectores - papel milimetrado 3. Amplificador em Montagem Emissor Comum (EC) Considere o amplificador em montagem Emissor-Comum com polarizao de emissor indicado na Figura 1a (sada em aberto) e Figura 1b (cm carga RL). A presena do resistor RE melhora a estabilidade o ponto quiescente (ou ponto de repouso) face s variaes de temperatura e dos parmetros do transistor, como, por exemplo, e ICBO . Em circuitos de polarizao simples, tais variaes afetam a corrente de coletor, e diretamente, o ponto quiescente estabelecido por projeto. A polarizao de emissor, atravs de realimentao negativa na tenso base-emissor VBE, minimiza os efeitos das variaes na corrente de coletor. Se, por exemplo, h um acrscimo de IC, a queda em RE aumenta, diminuindo VBE, uma vez que VB permanece praticamente constante, imposto por VDD, RB1 e RB2. A corrente de base IB ento diminui, ocorrendo o mesmo com IC, estabilizando o ponto quiescente, em primeira aproximao. Realimentao negativa um dos conceitos mais importantes e utilizados em eletrnica e ser formalmente estudada no curso de teoria. O ganho de tenso para pequenos sinais do amplificador em montagem Emissor Comum com polarizao de emissor; dado, aproximadamente, por
AV = - [ / ( +1)] (Rpar / RE )
(1)
onde corresponde ao ganho de corrente do transistor para pequenos sinais em baixas freqncias, Rpar corresponde associao paralela entre RL, RC e a resistncia AC (ou dinmica) entre coletor e emissor do transistor (rce), finita devido ao efeito Early ou efeito de modulao da base. O sinal negativo evidencia uma inverso de fase (180o) do sinal de sada em relao entrada.
VCC VCC
RC RB1 Cb1
VB VC
Cb2 Q1
Q1 RB2 vs
VE
vout
RB2 vs
VE
RL
vout
RE
RE
Amplificador em montagem Emissor-Comum com sada em aberto (Figura 1a) e com carga (Figura 1b).
Admitindo >> 1 e RL, RC << rce , Rpar RL // RC e eqn. (1) pode ser rescrita AV - (Rpar / RE ) (2)
ou seja, o ganho para pequenos sinais do estgio definido atravs de uma razo de resistores, sujeita apenas s variaes relativas dos mesmos devido tolerncia e temperatura, e independente dos parmetros do transistor. Deve-se notar que o ganho inversamente proporcional a RE, evidenciando a reduo do ganho devido realimentao negativa. Acoplamento AC Os capacitores de acoplamento CB1 e CB2 tem como funo bloquear (ou eliminar) a componente DC do sinal, permitindo apenas a passagem da componente alternada. Deste modo, o nvel DC do sinal vs no interfere na polarizao do estgio seguinte, sendo esta prtica utilizada em amplificao multi-estgios, como ilustrado na Figura 2, no caso de um amplificador de udio.
C1 A1 Vin C2 A2 C3 1
Alto-Falante
Vout
~
Pr-Amplificador Amp. Intermediario Estagio de Saida
O capacitor de acoplamento deve, portanto, ser calculado de modo que o mdulo de sua reatncia (|XC| = 1/(C)) seja desprezvel face impedncia de entrada do estgio seguinte, na faixa de freqncia do sinal a ser amplificado. Desse modo, a queda do sinal sobre o capacitor torna-se tambm desprezvel. No caso do amplificador Emissor Comum, impe-se XC1 << Rin, onde Rin a impedncia de entrada do amplificador, como representado na Figura 3.
VCC
RC RB1 Cb1
vxc
Q1
vin
RB2 Rin
AC vs ~
Cb1 Rin
vs
RE
vin
No caso, vin - a tenso AC ou de pequenos sinais - entrada do amplificador obtida atravs de um divisor de tenso, vin = vs Rin/(Rin + XCB1) ou seja, para que vs vin, deve-se ter XCB1 << Rin . (3)
4. Polarizao de Emissor Para se calcular o valor de IB imposto pela polarizao de base, determina-se o circuito equivalente Thvenin esquerda do terminal de base (B) no amplificador da Figura 1, obtendo-se o circuito indicado na Figura 4, onde RTh = RB1 // RB2 e VTh = VCC RB2 / ( RB1 + RB2 )
VCC
(4) (5)
RC RTh IB VTh RE
Q1
(6)
4.1 Estabilidade contra variaes do parmetro Instabilidade do ponto quiescente relacionada com variaes no parmetro devido disperso na fabricao, ou mesmo temperatura, pode ser minimizada atravs da polarizao de emissor. Supondo IC1 e IC2 os valores quiescentes da corrente de coletor devido a diferentes valores de 1 e 2, respectivamente, tem-se
(IC2 / IC1 ) = (2 / 1 ) [ (RTh + (1 + 1) RE ) / (RTh + (2 + 1) RE )]
(7)
ou seja, conhecendo-se a disperso 2 / 1 , um limite para a variao IC2 / IC1 pode ser imposto atravs de uma relao entre o paralelo dos resistores de base RTh e RE.
5. Procedimento Experimental 1) Deduza, no relatrio, a expresso (7) a partir do circuito equivalente da Figura 4. Suponha correntes IC1 e IC2 obtidas atravs de diferentes parmetros 1 e 2. Considerando a caracterstica IC x VCE para um transistor NPN BC547B tpico, ilustrada na Figura 5: 2) Para RC = 1K, calcule o valor de RE de modo a obter Av = -10 com sada em aberto. Defina a equao de Reta de Carga para o amplificador Emissor-Comum da Figura 1a. Utilizando a caracterstica da Figura 5 e VCC = 10V, estabelecer um ponto quiescente [ICQ, IBQ, VCEQ], impondo como excurso mnima sada de 2.5V de pico, mas objetivando tambm um valor mximo de excurso. Justifique sua escolha. 3) Calcule os valores de RB1, RB2 de modo a obter uma disperso mxima de +/- 7.5% em ICQ, considerando uma disperso em de +/- 50% em relao ao seu valor tpico obtido no ponto quiescente adotado. 4) Calcule CB1 de modo que sua reatncia seja desprezvel em relao resistncia AC de entrada do estgio. Demonstre, no relatrio, que a mesma dada por rin RTh // ( +1) [( VT / IEQ ) + RE ]
(8)
onde VT a tenso trmica ( 25mV) e IEQ a corrente quiescente de emissor. Determine valores de CB2, para o caso de sada sem carga e RL = 1K. Justifique.
5) Monte o circuito da Figura 1a. Verifique o ponto quiescente do transistor e compareo ao especificado. Justifique as possveis variaes. Caso haja importante desvio, recalcule-o baseado no valor experimental obtido. 6) Ajuste a sada do gerador de udio para 200mV de pico e freqncia 1KHz. Verifique a excurso sada do amplificador vout e determine o ganho para pequenos sinais. Reduza vs para 100mV e mea novamente o ganho. Compare os valores obtidos. Desenhe as formas de onda obtidas de forma detalhada.
20 80A 65A
7) Mantendo vs em 100mV e utilizando o conceito de divisor resistivo, determine, experimentalmente, a resistncia de entrada do amplificador, comparando-a com o valor terico. Justifique possveis variaes. 8) Determine o valor de vs a partir do qual vout sofre distores visveis. Desenhe as formas de onda obtidas. Estabelea uma relao entre este valor de vout e o ponto de polarizao. 9) Monte o circuito da Figura 1b para RL = 1K. Ajuste a sada do gerador de udio para 200mV de pico e freqncia 1KHz. Verifique a excurso sada do amplificador vout e determine o ganho para pequenos sinais. Desenhe as formas de onda obtidas de forma detalhada. Justifique o novo valor do ganho de tenso. 10) Freqncias de Corte do Amplificador em aberto. Com o circuito da Figura 1a, fixando-se vs = 100mV, na faixa de 1KHz - 30KHz, verifique que vout possui um valor mximo e praticamente constante.
a) Aumente a freqncia at vout cair a 0.707 de seu valor mximo. Esta freqncia corresponde Freqncia de Corte Superior (fB) do amplificador. b) Diminua a freqncia at vout cair a 0.707 de seu valor mximo. Esta freqncia corresponde Freqncia de Corte Inferior (fA) do amplificador. c) A Banda Passante (BW) do amplificador corresponde diferena fB - fA. Calcule o produto Ganho x Banda Passante (GBW).
11) Freqncias de Corte do Amplificador com carga. Refazer o item anterior para o circuito da Figura 1b, com RL = 1K. 12) Verifique se o parmetro GBW permanece constante para ambos os amplificadores. 13) Utilizando o simulador SPICE, verificar, para o amplificador com sada em aberto e com carga: i) ii) ponto quiescente banda passante, utilizar escala logartmica para ganho (dB) e freqncia. Estimar uma capacitncia de carga (ponta de prova, osciloscpio, protoboard) de 200pF, aproximadamente.
Ambos itens podem ser obtidos atravs de anlise .AC com opo de detalhe do ponto de operao do circuito. Acrescente no relatrio as principais formas de onda, plenamente identificadas. 6. Concluses Em forma de tabela, compare os principais valores tericos, simulados e experimentais. Calcule os desvios percentuais. Em funo dos resultados obtidos, comente sobre a realizao dos objetivos propostos. Discuta as diferenas encontradas entre valores esperados e medidos, quantificando os erros e estabelecendo possveis causas.
BC547