You are on page 1of 9

ESCUELA SUPERIOR POLITCNICA DE CHIMBORAZO Escuela de Ingeniera Electrnica Laboratorio de Instrumentacin

Tercer Semestre PRCTICA 7 Compuertas lgicas


OBJETIVOS Conocer las caractersticas bsicas de las compuertas electrnicas Comprobar las tablas funcionales o de verdad de los componentes bsicos Y (AND), O (OR), NO (NOT), NOY (NAND), NO-O (NOR), O-EXCLUSIVA (OREX), utilizando circuitos integrados. Familiarizarse con los circuitos integrados SSI de la familia TTL y con la operacin de las compuertas bsicas a nivel de circuito integrado as como la operacin del laboratorio lgico digital.

Lista de material y equipo: Compuertas lgicas (AND, NAND, OR, NOR, NOT, EXOR). Protoboard Resistencia de 220 Watt Fuente de cc regulable Punta lgica Diodos LED Manual ECG Cables de conexin

Nota importante: Se tomar examen sobre la parte terica. Cada grupo deber traer los elementos requeridos. Refirase a la hoja de datos de los diferentes circuitos integrados para ver la distribucin de sus pines

COMPUERTAS LGICAS Lgica y Compuertas Binarias AND En el grfico se muestra, en forma simblica, una compuerta AND de dos entradas y su tabla de verdad. La compuerta AND es un circuito que opera en forma tal que su salida es ALTA slo cuando todas sus entradas son ALTAS. En todos los otros casos la salida de la compuerta AND es BAJA. A 0 0 1 1 B 0 1 0 1 SAL 0 0 0 1

NAND En el grfico se muestra el smbolo correspondiente a una compuerta NAND de dos entradas y su correspondiente tabla de verdad. Es el mismo que el de la compuerta AND, excepto por el pequeo crculo en su salida, el cual denota la operacin de inversin. De este modo, la compuerta NAND opera igual de la AND seguida de un INVERSOR.

a) )

A 0 0 1 1

B 0 1 0 1

SAL 1 1 1 0

OR El grfico muestra el smbolo correspondiente a una compuerta OR de dos entradas y su tabla de verdad. Las entradas A y B son niveles de voltaje y la salida SAL es un nivel de voltaje cuyo valor es el resultado de la operacin OR de A y B. A 0 0 1 1 B 0 1 0 1 SAL 0 1 1 1

NOR El grfico muestra el smbolo de una compuerta NOR de dos entradas y su tabla de verdad. Es igual al smbolo de la compuerta OR excepto que tiene un crculo pequeo en la salida, que representa la operacin de inversin. De este modo, la compuerta NOR opera como una compuerta OR seguida de un INVERSOR.

A 0 0 1 1 XOR

B 0 1 0 1

SAL 0 1 1 1

En el grfico se muestra el smbolo de una compuerta XOR de dos entradas. Las variables de entrada son A y B la salida es SAL. La salida es 1 lgico si y solo si A es diferente de B, si A y B son ambas 0 lgico o ambas son 1 lgico entonces SAL es 0 lgico. A 0 0 1 1 B 0 1 0 1 SAL 0 1 1 0

NOT El grfico muestra el smbolo de un circuito NOT, al cual se le llama ms comnmente INVERSOR. Este circuito siempre tiene una sola entrada y su nivel lgico de salida siempre es contrario al nivel lgico de esta entrada. A 0 1 SAL 1 0

Familias Lgicas

Familia Lgica TTL Su tensin de alimentacin (Vcc) caracterstica se halla comprendida entre los 4.75V y los 5.25V; como se ve un rango muy estrecho, debido a esto, los niveles lgicos vienen definidos por el rango de tensin comprendida entre 0.2V y 0.8V para el estado BAJO y los 2.4V y Vcc para el estado ALTO. La velocidad de transmisin entre los estados lgicos es su mejor caracterstica aunque esta caracterstica le hace aumentar su consumo siendo su mayor enemigo, motivo por el cual han aparecido diferentes versiones de TTL como FAST, SL, S, etc. y ltimamente los TTL: HC, HCT y HCTLS. En algunos casos puede alcanzar poco ms de los 250 Mhz. Esta familia es la primera que surge y an todava se utiliza en aplicaciones que requieren dispositivos SSI y MSI. El circuito lgico TTL bsico es la compuerta NAND. La familia TTL utiliza como componente principal el transistor bipolar. Principales caractersticas de la familia TTL La familia Lgica Transistor-Transistor ha sido una de las familias de circuitos integrados (CI) ms utilizadas. Debemos tomar en cuenta ciertas caractersticas de la lgica TTL. Si dejamos una entrada sin conectar actuar exactamente como un 1 lgico aplicado a esa entrada, ya que el transistor no ser polarizado en forma directa. Cuando se presenta el caso de que no utilizamos una entrada la podemos dejar desconectada para que acte como un 1 lgico, pero lo ms conveniente sera conectarlas a +5V a travs de una resistencia de 1k para proteger de las corrientes a las entradas de la compuerta. Cuando dos o ms entradas de una compuerta TTL se interconectan para formar una entrada comn, esta tendr un factor de carga de entrada que es la suma de los factores de carga de cada entrada. Los CI de la serie 74 estndar ofrecen una combinacin de velocidad y disipacin de potencia adecuada a muchas aplicaciones. Los CI de esta serie incluyen una amplia variedad de compuertas, flip-flops y multivibradores monoestables as como registros de desplazamiento, contadores, decodificadores, memorias y circuitos aritmticos. La familia 74 cuenta con varias series de dispositivos lgicos TTL (74, 74LS, 74S, etc.). Caractersticas de la serie TTL estndar (74) Rango de voltajes de alimentacin y temperatura Estas series utilizan una fuente de alimentacin (Vcc) con voltaje nominal de 5 V. Funcionan de manera adecuada en temperaturas ambientales que van de 0 a 70C. Los niveles de voltaje de salida de la familia 74 estndar son:

Voltajes nominales mximos

Los voltajes aplicados a cualquier entrada de un circuito integrado de este tipo no deben exceder los 5.25V. Existe tambin un mximo para el voltaje negativo que se puede aplicar a una entrada TTL, que es de -0.5V. Esto se debe al uso de diodos de proteccin en paralelo en cada entrada de los CI TTL. Retardo de propagacin

La compuerta NAND TTL estndar tiene retardos de propagacin caractersticos de tPLH = 11 ns y tPHL = 7 ns, con lo que el retardo promedio es de tPD(prom) = 9 ns. Dentro de la familia TTL, existen otras series que ofrecen alternativas de caractersticas de velocidad y potencia. Dentro de ellas, estn: Serie 74L, TTL de bajo consumo de potencia Serie 74H, TTL de alta velocidad Serie 74S, TTL Schottky Serie 74LS (LS-TTL), TTL Schottky de bajo consumo de potencia Serie 74AS (AS-TTL), TTL Schottky avanzada Serie 74ALS, TTL avanzada Schottky de bajo consumo de potencia

La serie TTL tambin puede caracterizarse por el tipo de salida con que cuenta: Salida TTL de colector abierto Salida TTL de tres estados

En general, nosotros podemos esperar una compuerta LS para consumir alrededor de un cuarto el power/current de una compuerta 74 del mismo tipo. Las compuertas LS son una opcin buena si nosotros estamos usando una batera o queremos ahorrar en el costo de suministro de poder. Las compuertas 54 pueden operar en un rango de temperatura muy ancho (-55 Celsius a +125 Celsius) que los 74/74LS (0 a 70 Celsius). La familia 54 es mejor si nosotros tenemos que construir circuitos para los ambientes' extremos. TTL todava se usa mucho para construir circuitos ya que las compuertas son baratas y bastante robustas (es decir no es probable que se dae al construir el circuito). Sin embargo, los sistemas comerciales e industriales usan lgica CMOS para los circuitos digitales. La desventaja principal de CMOS es que es sensible a la esttica, se puede destruir fcil la lgica CMOS simplemente sacndolo descuidadamente de su paquete. Familia Lgica CMOS Existen varias series en la familia CMOS de circuitos integrados digitales. La serie 4000 que fue introducida por RCA y la serie 14000 por Motorola fueron las primeras series CMOS. Tambin existe la serie 74C que su caracterstica principal es que es compatible terminal por terminal y funcin por funcin con los dispositivos TTL. Esto hace posible remplazar algunos circuitos TTL por un diseo equivalente CMOS. La serie 74HC son los CMOS de alta velocidad, tienen un aumento de 10 veces la velocidad de conmutacin. La serie 74HCT es tambin de alta velocidad y tambin es compatible en lo que respecta a los voltajes con los dispositivos TTL. Los voltajes de alimentacin en la familia CMOS tiene un rango muy amplio, estos valores van de 3 a 15 V para los 4000 y los 74C. de 2 a 6 V para los 74HC y 74HCT. Los requerimientos de voltaje en la entrada para los dos estados lgicos se expresa como un porcentaje del voltaje de alimentacin. Tenemos entonces: VOL(max) = 0 V VOH(min) = VDD VIL(max) = 30%VDD VIH(min) = 70% VDD Por lo tanto los mrgenes de ruido se pueden determinar a partir de los valores anteriores y tenemos que es de 1.5 V. Esto es mucho mejor que los TTL ya que los CMOS pueden ser utilizados en medios con mucho ms ruido. Los mrgenes de ruido pueden hacerse todava mejores si aumentamos el valor de VDD ya que es un porcentaje de este. En lo que a la disipacin de potencia concierne tenemos un consumo de potencia de slo 2.5 nW cuando VDD = 5 V y cuando VDD = 10 V la potencia consumida aumenta a slo 10 nW. Sin embargo tenemos que la disipacin de potencia ser baja mientras estemos trabajando con corriente directa. La potencia crece en proporcin con la frecuencia. Una compuerta CMOS tiene la misma potencia de disipacin en promedio con un 74LS en frecuencia alrededor de 2 a 3 Mhz. Ya que los CMOS tienen una resistencia de entrada extremadamente grande (1012 ), casi no consumen corriente. Pero debido a su capacitancia de entrada se limita el nmero de entradas CMOS que se pueden manejar con una sola salida CMOS. As pues, el factor de carga de CMOS depende del mximo retardo permisible

en la propagacin. Comnmente este factor de carga es de 50 para bajas frecuencias, para altas frecuencias el factor de carga disminuye. Los valores de velocidad de conmutacin dependen del voltaje de alimentacin que se emplee, por ejemplo en una 4000 el tiempo de propagacin es de 50ns para VDD = 5 V y 25ns para VDD = 10 V. Como podemos ver mientras VDD sea mayor podemos operar en frecuencias ms elevadas. Hay otras caractersticas muy importantes que tenemos que considerar siempre, las entradas CMOS nunca deben dejarse desconectadas, todas tienen que estar conectadas a un nivel fijo de voltaje, esto es porque los CMOS son, al igual que los MOS muy susceptibles a cargas electrostticas y ruido que podran daar los dispositivos. Caractersticas de la familia CMOS La tecnologa MOS (Metal Oxido Semiconductor) deriva su nombre de la estructura bsica MOS de un electrodo metlico montado en un aislador de xido sobre un substrato semiconductor. Los transistores de la tecnologa MOS son transistores de campo denominados MOSFET. La mayora de los circuitos integrados digitales MOS se construyen exclusivamente con MOSFET. Niveles de voltaje de salida Cuando las salidas CMOS manejan solo entradas CMOS, los niveles de voltaje de la salida pueden estar muy cercanos a 0V para el estado bajo, y a VDD para el estado alto. Velocidad de operacin Una compuerta NAND N-MOS comn tiene un tiempo de retardo de 50 ns. Esto se debe principalmente a la resistencia de salida relativamente alta (100K) y la carga capacitiva representada por las entradas de los circuitos lgicos manejados. Margen de ruido Normalmente, los mrgenes de ruido N-MOS estn alrededor de 1.5V cuando operan desde VDD = 5 V, y sern proporcionalmente mayores para valores ms grandes de VDD. Factor de carga Para circuitos operando en DC o de baja frecuencia, las capacidades del factor de carga son virtualmente ilimitadas. Sin embrago, para frecuencias mayores de 100 kHz, se observa un deterioro del factor de carga siendo del orden de 50, lo que es un tanto mejor que en las familias TTL. Susceptibilidad a la carga esttica Las familias lgicas MOS son especialmente susceptibles a daos por carga electrosttica. Esto es consecuencia directa de la alta impedancia de entrada de estos CI. Una pequea carga electrosttica que circule por estas altas impedancias puede dar origen a voltajes peligrosos. La mayora de los nuevos dispositivos CMOS estn protegidos contra dao por carga esttica mediante la inclusin en sus entradas de un diodo zener de proteccin. Estos diodos estn diseados para conducir y limitar la magnitud del voltaje de entrada a niveles muy inferiores a los necesarios para hacer dao. Las principales series CMOS son: Serie 4000/14000 Serie 74C Serie 74HC (CMOS de alta velocidad) Serie 74HCT

Diferencias entre las familias TTL y CMOS En comparacin con las familias lgicas TTL, las familias lgicas MOS son ms lentas en cuanto a velocidad de operacin; requieren de mucho menos potencia; tienen un mejor manejo del ruido; un mayor intervalo de suministro de voltaje; un factor de carga ms elevado y requieren de mucho menos espacio (rea en el CI) debido a lo compacto de los transistores MOSFET. Adems, debido a su alta densidad de integracin, los CI MOS estn superando a los CI bipolares en el rea de integracin a gran escala. (LSI - memorias grandes, CI de calculadora, microprocesadores, as como VLSI). Por otro lado, la velocidad de operacin de los CI TTL los hace dominar las categoras SSI o MSI (compuertas, Flip-Flops y contadores).

Familia Lgica ECL La familia ECL, lo que quiere decir Lgica Acoplada en Emisor (Emmiter-Coupled Logic), son unos circuitos integrados digitales los cuales usan transistores bipolares, pero a diferencia de los TTL en los ECL se evita la saturacin de los transistores, esto da lugar a un incremento en la velocidad total de conmutacin. La familia ECL opera bajo el principio de la conmutacin de corriente, por el cual una corriente de polarizacin fija menor que la corriente del colector de saturacin es conmutada del colector de un transistor al otro. Este tipo de configuraciones se les conoce tambin como la lgica de modo de corriente (CML: Current-Mode Logic). Los niveles lgicos para la familia ECL son los siguientes: 0 lgico -1.7 V 1 lgico -0.8 V Caractersticas de la familia ECL La familia TTL utiliza transistores que operan en el modo saturado. Como resultado, su velocidad de conmutacin est limitada por el retardo en el tiempo de almacenamiento asociado con un transistor que se conduce a saturacin. En cambio con el desarrollo de la ECL se ha logrado mejorar las velocidades de conmutacin. La familia ECL no se usa tan comnmente como las familias TTL y MOS, excepto en aplicaciones de muy alta frecuencia donde su velocidad es superior. Sus mrgenes de ruido son relativamente bajos y tiene un elevado consumo de potencia, son desventajas en comparacin con las otras familias lgicas. En la familia ECL los transistores nunca se saturan, esto hace que la velocidad de conmutacin sea muy alta, el tiempo comn de retardo es de 2ns. Los mrgenes de ruido en el peor de los casos son de 250 mV. Esto hace a los ECL un poco inseguros para utilizarse en medios industriales de mucho trabajo. Tambin tenemos que tomar en cuenta la disipacin de potencia de una compuerta ECL que es de 40 mW, muy alta en comparacin a las otras familias. Otra desventaja es su voltaje de alimentacin negativo y niveles lgicos, que no son compatibles con las dems familias y esto dificulta el uso de las ECL en conjuncin con los circuitos TTL y MOS. El flujo de corriente total en el circuito ECL permanece constante, no importa su estado lgico esto ayuda a mantener un consumo de corriente invariable en el suministro de potencia del circuito.

REALIZACIN DE LA PRCTICA

1. Armar los siguientes circuitos para comprobar las diferentes compuertas lgicas: Nota: Los circuitos elctricos mostrados en las figuras tendrn en sus entradas ceros lgicos siempre y cuando se cierren los switch, ya que mientras estos estn abiertos cualquiera de las dos entradas por default tienen un uno lgico.

(AND) - 7408

Tabla de verdad A 0 0 1 1 Circuito Elctrico B 0 1 0 1 Salida 0 0 0 1

(OR) - 7432 Tabla de verdad A 0 0 1 1 Circuito elctrico B 0 1 0 1 SALIDA 0 1 1 1

NO (NOT) - 7404 Tabla de verdad A 0 1 Salida 1 0

Circuito elctrico

O EXCLUSIVA (XOR) - 7486 Tabla de verdad A 0 0 1 1 B 0 1 0 1 SALIDA 0 1 1 0

Circuito elctrico

No Y (NAND) - 7400 Tabla de verdad A 0 0 1 1 B 0 1 0 1 SALIDA 1 1 1 0

Circuito elctrico

NO O (NOR) - 7402 Tabla de verdad A 0 0 1 1 B 0 1 0 1 SALIDA 1 0 0 0

Circuito elctrico

CONCLUSIONES

BIBLIOGRAFIA

You might also like